* src/pic/device.h: removed AssignedMemory structure and macros
[fw/sdcc] / device / include / pic / pic16f684.h
1 //
2 // Register Declarations for Microchip 16F684 Processor
3 //
4 //
5 // This header file was automatically generated by:
6 //
7 //      inc2h.pl V1.6
8 //
9 //      Copyright (c) 2002, Kevin L. Pauba, All Rights Reserved
10 //
11 //      SDCC is licensed under the GNU Public license (GPL) v2.  Note that
12 //      this license covers the code to the compiler and other executables,
13 //      but explicitly does not cover any code or objects generated by sdcc.
14 //      We have not yet decided on a license for the run time libraries, but
15 //      it will not put any requirements on code linked against it. See:
16 // 
17 //      http://www.gnu.org/copyleft/gpl/html
18 //
19 //      See http://sdcc.sourceforge.net/ for the latest information on sdcc.
20 //
21 // 
22 #ifndef P16F684_H
23 #define P16F684_H
24
25 //
26 // Register addresses.
27 //
28 #define INDF_ADDR       0x0000
29 #define TMR0_ADDR       0x0001
30 #define PCL_ADDR        0x0002
31 #define STATUS_ADDR     0x0003
32 #define FSR_ADDR        0x0004
33 #define PORTA_ADDR      0x0005
34 #define PORTC_ADDR      0x0007
35 #define PCLATH_ADDR     0x000A
36 #define INTCON_ADDR     0x000B
37 #define PIR1_ADDR       0x000C
38 #define TMR1L_ADDR      0x000E
39 #define TMR1H_ADDR      0x000F
40 #define T1CON_ADDR      0x0010
41 #define TMR2_ADDR       0x0011
42 #define T2CON_ADDR      0x0012
43 #define CCPR1L_ADDR     0x0013
44 #define CCPR1H_ADDR     0x0014
45 #define CCP1CON_ADDR    0x0015
46 #define PWM1CON_ADDR    0x0016
47 #define ECCPAS_ADDR     0x0017
48 #define WDTCON_ADDR     0x0018
49 #define CMCON0_ADDR     0x0019
50 #define CMCON1_ADDR     0x001A
51 #define ADRESH_ADDR     0x001E
52 #define ADCON0_ADDR     0x001F
53 #define OPTION_REG_ADDR 0x0081
54 #define TRISA_ADDR      0x0085
55 #define TRISC_ADDR      0x0087
56 #define PIE1_ADDR       0x008C
57 #define PCON_ADDR       0x008E
58 #define OSCCON_ADDR     0x008F
59 #define OSCTUNE_ADDR    0x0090
60 #define ANSEL_ADDR      0x0091
61 #define PR2_ADDR        0x0092
62 #define WPU_ADDR        0x0095
63 #define WPUA_ADDR       0x0095
64 #define IOC_ADDR        0x0096
65 #define IOCA_ADDR       0x0096
66 #define VRCON_ADDR      0x0099
67 #define EEDAT_ADDR      0x009A
68 #define EEDATA_ADDR     0x009A
69 #define EEADR_ADDR      0x009B
70 #define EECON1_ADDR     0x009C
71 #define EECON2_ADDR     0x009D
72 #define ADRESL_ADDR     0x009E
73 #define ADCON1_ADDR     0x009F
74
75 //
76 // Memory organization.
77 //
78
79
80
81 //         LIST
82 // P16F684.INC  Standard Header File, Version 1.03    Microchip Technology, Inc.
83 //         NOLIST
84
85 // This header file defines configurations, registers, and other useful bits of
86 // information for the PIC16F684 microcontroller.  These names are taken to match 
87 // the data sheets as closely as possible.  
88
89 // Note that the processor must be selected before this file is 
90 // included.  The processor may be selected the following ways:
91
92 //       1. Command line switch:
93 //               C:\ MPASM MYFILE.ASM /PIC16F684
94 //       2. LIST directive in the source file
95 //               LIST   P=PIC16F684
96 //       3. Processor Type entry in the MPASM full-screen interface
97
98 //==========================================================================
99 //
100 //       Revision History
101 //
102 //==========================================================================
103 //1.00   03/20/03 Original
104 //1.01  08/04/03 Updated CMCON1 address
105 //1.02  08/05/03 Updated names to match datasheet
106 //1.03  08/11/03 Updated ULPWUE bit name to match datasheet
107 //==========================================================================
108 //
109 //       Verify Processor
110 //
111 //==========================================================================
112
113 //        IFNDEF __16F684
114 //            MESSG "Processor-header file mismatch.  Verify selected processor."
115 //         ENDIF
116
117 //==========================================================================
118 //
119 //       Register Definitions
120 //
121 //==========================================================================
122
123 #define W                    0x0000
124 #define F                    0x0001
125
126 //----- Register Files------------------------------------------------------
127
128 extern __data __at (INDF_ADDR) volatile char      INDF;
129 extern __sfr  __at (TMR0_ADDR)                    TMR0;
130 extern __data __at (PCL_ADDR) volatile char       PCL;
131 extern __sfr  __at (STATUS_ADDR)                  STATUS;
132 extern __sfr  __at (FSR_ADDR)                     FSR;
133 extern __sfr  __at (PORTA_ADDR)                   PORTA;
134
135 extern __sfr  __at (PORTC_ADDR)                   PORTC;
136
137 extern __sfr  __at (PCLATH_ADDR)                  PCLATH;
138 extern __sfr  __at (INTCON_ADDR)                  INTCON;
139 extern __sfr  __at (PIR1_ADDR)                    PIR1;
140
141 extern __sfr  __at (TMR1L_ADDR)                   TMR1L;                
142 extern __sfr  __at (TMR1H_ADDR)                   TMR1H;                
143 extern __sfr  __at (T1CON_ADDR)                   T1CON;                
144 extern __sfr  __at (TMR2_ADDR)                    TMR2;
145 extern __sfr  __at (T2CON_ADDR)                   T2CON;
146 extern __sfr  __at (CCPR1L_ADDR)                  CCPR1L;
147 extern __sfr  __at (CCPR1H_ADDR)                  CCPR1H;
148 extern __sfr  __at (CCP1CON_ADDR)                 CCP1CON;
149 extern __sfr  __at (PWM1CON_ADDR)                 PWM1CON;
150 extern __sfr  __at (ECCPAS_ADDR)                  ECCPAS;
151 extern __sfr  __at (WDTCON_ADDR)                  WDTCON;
152 extern __sfr  __at (CMCON0_ADDR)                  CMCON0;               
153 extern __sfr  __at (CMCON1_ADDR)                  CMCON1;               
154
155 extern __sfr  __at (ADRESH_ADDR)                  ADRESH;               
156 extern __sfr  __at (ADCON0_ADDR)                  ADCON0;               
157
158
159 extern __sfr  __at (OPTION_REG_ADDR)              OPTION_REG;
160
161 extern __sfr  __at (TRISA_ADDR)                   TRISA;
162 extern __sfr  __at (TRISC_ADDR)                   TRISC;
163
164 extern __sfr  __at (PIE1_ADDR)                    PIE1;
165
166 extern __sfr  __at (PCON_ADDR)                    PCON;
167 extern __sfr  __at (OSCCON_ADDR)                  OSCCON;
168 extern __sfr  __at (OSCTUNE_ADDR)                 OSCTUNE;
169 extern __sfr  __at (ANSEL_ADDR)                   ANSEL;
170 extern __sfr  __at (PR2_ADDR)                     PR2;
171
172 extern __sfr  __at (WPU_ADDR)                     WPU;
173 extern __sfr  __at (WPUA_ADDR)                    WPUA;
174 extern __sfr  __at (IOC_ADDR)                     IOC;
175 extern __sfr  __at (IOCA_ADDR)                    IOCA;
176
177 extern __sfr  __at (VRCON_ADDR)                   VRCON;
178 extern __sfr  __at (EEDAT_ADDR)                   EEDAT;        
179 extern __sfr  __at (EEDATA_ADDR)                  EEDATA;       
180 extern __sfr  __at (EEADR_ADDR)                   EEADR;        
181 extern __sfr  __at (EECON1_ADDR)                  EECON1;
182 extern __sfr  __at (EECON2_ADDR)                  EECON2;
183 extern __sfr  __at (ADRESL_ADDR)                  ADRESL;               
184 extern __sfr  __at (ADCON1_ADDR)                  ADCON1;
185
186
187 //----- STATUS Bits --------------------------------------------------------
188
189
190 //----- INTCON Bits --------------------------------------------------------
191
192
193 //----- PIR1 Bits ----------------------------------------------------------
194
195
196 //----- T1CON Bits ---------------------------------------------------------
197
198
199 //----- T2CON Bits ---------------------------------------------------------
200
201
202 //----- CCP1CON Bits -------------------------------------------------------
203
204
205 //----- PWM1CON Bits -------------------------------------------------------
206
207
208 //----- ECCPAS Bits --------------------------------------------------------
209
210
211 //----- WDTCON Bits --------------------------------------------------------
212
213
214 //----- CMCON0 Bits -------------------------------------------------------
215
216
217 //----- CMCON1 Bits -------------------------------------------------------
218
219
220 //----- ADCON0 Bits --------------------------------------------------------
221
222
223 //----- OPTION Bits --------------------------------------------------------
224
225
226 //----- PIE1 Bits ----------------------------------------------------------
227
228
229 //----- PCON Bits ----------------------------------------------------------
230
231
232 //----- OSCCON Bits --------------------------------------------------------
233
234
235 //----- OSCTUNE Bits -------------------------------------------------------
236
237
238 //----- ANSEL --------------------------------------------------------------
239
240
241 //----- IOC --------------------------------------------------------------
242
243
244 //----- IOCA --------------------------------------------------------------
245
246
247 //----- VRCON Bits ---------------------------------------------------------
248
249
250 //----- EECON1 -------------------------------------------------------------
251
252
253 //----- ADCON1 -------------------------------------------------------------
254
255
256 //==========================================================================
257 //
258 //       RAM Definition
259 //
260 //==========================================================================
261
262 //         __MAXRAM H'FF'
263 //         __BADRAM H'06', H'08'-H'09', H'0D', H'1B'-H'1D'
264 //         __BADRAM H'86', H'88'-H'89', H'8D', H'93'-H'94', H'97'-H'98', H'C0'-H'EF'
265
266 //==========================================================================
267 //
268 //       Configuration Bits
269 //
270 //==========================================================================
271
272 #define _FCMEN_ON            0x3FFF
273 #define _FCMEN_OFF           0x37FF
274 #define _IESO_ON             0x3FFF
275 #define _IESO_OFF            0x3BFF
276 #define _BOD_ON              0x3FFF
277 #define _BOD_NSLEEP          0x3EFF
278 #define _BOD_SBODEN          0x3DFF
279 #define _BOD_OFF             0x3CFF
280 #define _CPD_ON              0x3F7F
281 #define _CPD_OFF             0x3FFF
282 #define _CP_ON               0x3FBF
283 #define _CP_OFF              0x3FFF
284 #define _MCLRE_ON            0x3FFF
285 #define _MCLRE_OFF           0x3FDF
286 #define _PWRTE_OFF           0x3FFF
287 #define _PWRTE_ON            0x3FEF
288 #define _WDT_ON              0x3FFF
289 #define _WDT_OFF             0x3FF7
290 #define _LP_OSC              0x3FF8
291 #define _XT_OSC              0x3FF9
292 #define _HS_OSC              0x3FFA
293 #define _EC_OSC              0x3FFB
294 #define _INTRC_OSC_NOCLKOUT  0x3FFC
295 #define _INTRC_OSC_CLKOUT    0x3FFD
296 #define _EXTRC_OSC_NOCLKOUT  0x3FFE
297 #define _EXTRC_OSC_CLKOUT    0x3FFF
298 #define _INTOSCIO            0x3FFC
299 #define _INTOSC              0x3FFD
300 #define _EXTRCIO             0x3FFE
301 #define _EXTRC               0x3FFF
302
303 //         LIST
304
305 // ----- ADCON0 bits --------------------
306 typedef union {
307   struct {
308     unsigned char ADON:1;
309     unsigned char GO:1;
310     unsigned char CHS0:1;
311     unsigned char CHS1:1;
312     unsigned char CHS2:1;
313     unsigned char :1;
314     unsigned char VCFG:1;
315     unsigned char ADFM:1;
316   };
317   struct {
318     unsigned char :1;
319     unsigned char NOT_DONE:1;
320     unsigned char :1;
321     unsigned char :1;
322     unsigned char :1;
323     unsigned char :1;
324     unsigned char :1;
325     unsigned char :1;
326   };
327   struct {
328     unsigned char :1;
329     unsigned char GO_DONE:1;
330     unsigned char :1;
331     unsigned char :1;
332     unsigned char :1;
333     unsigned char :1;
334     unsigned char :1;
335     unsigned char :1;
336   };
337 } __ADCON0_bits_t;
338 extern volatile __ADCON0_bits_t __at(ADCON0_ADDR) ADCON0_bits;
339
340 #define ADON                 ADCON0_bits.ADON
341 #define GO                   ADCON0_bits.GO
342 #define NOT_DONE             ADCON0_bits.NOT_DONE
343 #define GO_DONE              ADCON0_bits.GO_DONE
344 #define CHS0                 ADCON0_bits.CHS0
345 #define CHS1                 ADCON0_bits.CHS1
346 #define CHS2                 ADCON0_bits.CHS2
347 #define VCFG                 ADCON0_bits.VCFG
348 #define ADFM                 ADCON0_bits.ADFM
349
350 // ----- CCP1CON bits --------------------
351 typedef union {
352   struct {
353     unsigned char CCP1M0:1;
354     unsigned char CCP1M1:1;
355     unsigned char CCP1M2:1;
356     unsigned char CCP1M3:1;
357     unsigned char DC1B0:1;
358     unsigned char DC1B1:1;
359     unsigned char P1M0:1;
360     unsigned char P1M1:1;
361   };
362 } __CCP1CON_bits_t;
363 extern volatile __CCP1CON_bits_t __at(CCP1CON_ADDR) CCP1CON_bits;
364
365 #define CCP1M0               CCP1CON_bits.CCP1M0
366 #define CCP1M1               CCP1CON_bits.CCP1M1
367 #define CCP1M2               CCP1CON_bits.CCP1M2
368 #define CCP1M3               CCP1CON_bits.CCP1M3
369 #define DC1B0                CCP1CON_bits.DC1B0
370 #define DC1B1                CCP1CON_bits.DC1B1
371 #define P1M0                 CCP1CON_bits.P1M0
372 #define P1M1                 CCP1CON_bits.P1M1
373
374 // ----- CMCON0 bits --------------------
375 typedef union {
376   struct {
377     unsigned char CM0:1;
378     unsigned char CM1:1;
379     unsigned char CM2:1;
380     unsigned char CIS:1;
381     unsigned char C1INV:1;
382     unsigned char C2INV:1;
383     unsigned char C1OUT:1;
384     unsigned char C2OUT:1;
385   };
386 } __CMCON0_bits_t;
387 extern volatile __CMCON0_bits_t __at(CMCON0_ADDR) CMCON0_bits;
388
389 #define CM0                  CMCON0_bits.CM0
390 #define CM1                  CMCON0_bits.CM1
391 #define CM2                  CMCON0_bits.CM2
392 #define CIS                  CMCON0_bits.CIS
393 #define C1INV                CMCON0_bits.C1INV
394 #define C2INV                CMCON0_bits.C2INV
395 #define C1OUT                CMCON0_bits.C1OUT
396 #define C2OUT                CMCON0_bits.C2OUT
397
398 // ----- CMCON1 bits --------------------
399 typedef union {
400   struct {
401     unsigned char C2SYNC:1;
402     unsigned char T1GSS:1;
403     unsigned char :1;
404     unsigned char :1;
405     unsigned char :1;
406     unsigned char :1;
407     unsigned char :1;
408     unsigned char :1;
409   };
410 } __CMCON1_bits_t;
411 extern volatile __CMCON1_bits_t __at(CMCON1_ADDR) CMCON1_bits;
412
413 #define C2SYNC               CMCON1_bits.C2SYNC
414 #define T1GSS                CMCON1_bits.T1GSS
415
416 // ----- ECCPAS bits --------------------
417 typedef union {
418   struct {
419     unsigned char PSSBD0:1;
420     unsigned char PSSBD1:1;
421     unsigned char PSSAC0:1;
422     unsigned char PSSAC1:1;
423     unsigned char ECCPAS0:1;
424     unsigned char ECCPAS1:1;
425     unsigned char ECCPAS2:1;
426     unsigned char ECCPASE:1;
427   };
428 } __ECCPAS_bits_t;
429 extern volatile __ECCPAS_bits_t __at(ECCPAS_ADDR) ECCPAS_bits;
430
431 #define PSSBD0               ECCPAS_bits.PSSBD0
432 #define PSSBD1               ECCPAS_bits.PSSBD1
433 #define PSSAC0               ECCPAS_bits.PSSAC0
434 #define PSSAC1               ECCPAS_bits.PSSAC1
435 #define ECCPAS0              ECCPAS_bits.ECCPAS0
436 #define ECCPAS1              ECCPAS_bits.ECCPAS1
437 #define ECCPAS2              ECCPAS_bits.ECCPAS2
438 #define ECCPASE              ECCPAS_bits.ECCPASE
439
440 // ----- INTCON bits --------------------
441 typedef union {
442   struct {
443     unsigned char RAIF:1;
444     unsigned char INTF:1;
445     unsigned char T0IF:1;
446     unsigned char RAIE:1;
447     unsigned char INTE:1;
448     unsigned char T0IE:1;
449     unsigned char PEIE:1;
450     unsigned char GIE:1;
451   };
452 } __INTCON_bits_t;
453 extern volatile __INTCON_bits_t __at(INTCON_ADDR) INTCON_bits;
454
455 #define RAIF                 INTCON_bits.RAIF
456 #define INTF                 INTCON_bits.INTF
457 #define T0IF                 INTCON_bits.T0IF
458 #define RAIE                 INTCON_bits.RAIE
459 #define INTE                 INTCON_bits.INTE
460 #define T0IE                 INTCON_bits.T0IE
461 #define PEIE                 INTCON_bits.PEIE
462 #define GIE                  INTCON_bits.GIE
463
464 // ----- OPTION_REG bits --------------------
465 typedef union {
466   struct {
467     unsigned char PS0:1;
468     unsigned char PS1:1;
469     unsigned char PS2:1;
470     unsigned char PSA:1;
471     unsigned char T0SE:1;
472     unsigned char T0CS:1;
473     unsigned char INTEDG:1;
474     unsigned char NOT_RAPU:1;
475   };
476 } __OPTION_REG_bits_t;
477 extern volatile __OPTION_REG_bits_t __at(OPTION_REG_ADDR) OPTION_REG_bits;
478
479 #define PS0                  OPTION_REG_bits.PS0
480 #define PS1                  OPTION_REG_bits.PS1
481 #define PS2                  OPTION_REG_bits.PS2
482 #define PSA                  OPTION_REG_bits.PSA
483 #define T0SE                 OPTION_REG_bits.T0SE
484 #define T0CS                 OPTION_REG_bits.T0CS
485 #define INTEDG               OPTION_REG_bits.INTEDG
486 #define NOT_RAPU             OPTION_REG_bits.NOT_RAPU
487
488 // ----- OSCCON bits --------------------
489 typedef union {
490   struct {
491     unsigned char SCS:1;
492     unsigned char LTS:1;
493     unsigned char HTS:1;
494     unsigned char OSTS:1;
495     unsigned char IRCF0:1;
496     unsigned char IRCF1:1;
497     unsigned char IRCF2:1;
498     unsigned char :1;
499   };
500 } __OSCCON_bits_t;
501 extern volatile __OSCCON_bits_t __at(OSCCON_ADDR) OSCCON_bits;
502
503 #define SCS                  OSCCON_bits.SCS
504 #define LTS                  OSCCON_bits.LTS
505 #define HTS                  OSCCON_bits.HTS
506 #define OSTS                 OSCCON_bits.OSTS
507 #define IRCF0                OSCCON_bits.IRCF0
508 #define IRCF1                OSCCON_bits.IRCF1
509 #define IRCF2                OSCCON_bits.IRCF2
510
511 // ----- OSCTUNE bits --------------------
512 typedef union {
513   struct {
514     unsigned char TUN0:1;
515     unsigned char TUN1:1;
516     unsigned char TUN2:1;
517     unsigned char TUN3:1;
518     unsigned char TUN4:1;
519     unsigned char ANS5:1;
520     unsigned char ANS6:1;
521     unsigned char ANS7:1;
522   };
523   struct {
524     unsigned char ANS0:1;
525     unsigned char ANS1:1;
526     unsigned char ANS2:1;
527     unsigned char ANS3:1;
528     unsigned char ANS4:1;
529     unsigned char IOC5:1;
530     unsigned char :1;
531     unsigned char :1;
532   };
533   struct {
534     unsigned char IOC0:1;
535     unsigned char IOC1:1;
536     unsigned char IOC2:1;
537     unsigned char IOC3:1;
538     unsigned char IOC4:1;
539     unsigned char IOCA5:1;
540     unsigned char :1;
541     unsigned char :1;
542   };
543   struct {
544     unsigned char IOCA0:1;
545     unsigned char IOCA1:1;
546     unsigned char IOCA2:1;
547     unsigned char IOCA3:1;
548     unsigned char IOCA4:1;
549     unsigned char :1;
550     unsigned char :1;
551     unsigned char :1;
552   };
553 } __OSCTUNE_bits_t;
554 extern volatile __OSCTUNE_bits_t __at(OSCTUNE_ADDR) OSCTUNE_bits;
555
556 #define TUN0                 OSCTUNE_bits.TUN0
557 #define ANS0                 OSCTUNE_bits.ANS0
558 #define IOC0                 OSCTUNE_bits.IOC0
559 #define IOCA0                OSCTUNE_bits.IOCA0
560 #define TUN1                 OSCTUNE_bits.TUN1
561 #define ANS1                 OSCTUNE_bits.ANS1
562 #define IOC1                 OSCTUNE_bits.IOC1
563 #define IOCA1                OSCTUNE_bits.IOCA1
564 #define TUN2                 OSCTUNE_bits.TUN2
565 #define ANS2                 OSCTUNE_bits.ANS2
566 #define IOC2                 OSCTUNE_bits.IOC2
567 #define IOCA2                OSCTUNE_bits.IOCA2
568 #define TUN3                 OSCTUNE_bits.TUN3
569 #define ANS3                 OSCTUNE_bits.ANS3
570 #define IOC3                 OSCTUNE_bits.IOC3
571 #define IOCA3                OSCTUNE_bits.IOCA3
572 #define TUN4                 OSCTUNE_bits.TUN4
573 #define ANS4                 OSCTUNE_bits.ANS4
574 #define IOC4                 OSCTUNE_bits.IOC4
575 #define IOCA4                OSCTUNE_bits.IOCA4
576 #define ANS5                 OSCTUNE_bits.ANS5
577 #define IOC5                 OSCTUNE_bits.IOC5
578 #define IOCA5                OSCTUNE_bits.IOCA5
579 #define ANS6                 OSCTUNE_bits.ANS6
580 #define ANS7                 OSCTUNE_bits.ANS7
581
582 // ----- PCON bits --------------------
583 typedef union {
584   struct {
585     unsigned char NOT_BOD:1;
586     unsigned char NOT_POR:1;
587     unsigned char :1;
588     unsigned char :1;
589     unsigned char SBODEN:1;
590     unsigned char ULPWUE:1;
591     unsigned char :1;
592     unsigned char :1;
593   };
594 } __PCON_bits_t;
595 extern volatile __PCON_bits_t __at(PCON_ADDR) PCON_bits;
596
597 #define NOT_BOD              PCON_bits.NOT_BOD
598 #define NOT_POR              PCON_bits.NOT_POR
599 #define SBODEN               PCON_bits.SBODEN
600 #define ULPWUE               PCON_bits.ULPWUE
601
602 // ----- PIE1 bits --------------------
603 typedef union {
604   struct {
605     unsigned char T1IE:1;
606     unsigned char T2IE:1;
607     unsigned char OSFIE:1;
608     unsigned char C1IE:1;
609     unsigned char C2IE:1;
610     unsigned char CCP1IE:1;
611     unsigned char ADIE:1;
612     unsigned char EEIE:1;
613   };
614   struct {
615     unsigned char TMR1IE:1;
616     unsigned char TMR2IE:1;
617     unsigned char :1;
618     unsigned char :1;
619     unsigned char :1;
620     unsigned char :1;
621     unsigned char :1;
622     unsigned char :1;
623   };
624 } __PIE1_bits_t;
625 extern volatile __PIE1_bits_t __at(PIE1_ADDR) PIE1_bits;
626
627 #define T1IE                 PIE1_bits.T1IE
628 #define TMR1IE               PIE1_bits.TMR1IE
629 #define T2IE                 PIE1_bits.T2IE
630 #define TMR2IE               PIE1_bits.TMR2IE
631 #define OSFIE                PIE1_bits.OSFIE
632 #define C1IE                 PIE1_bits.C1IE
633 #define C2IE                 PIE1_bits.C2IE
634 #define CCP1IE               PIE1_bits.CCP1IE
635 #define ADIE                 PIE1_bits.ADIE
636 #define EEIE                 PIE1_bits.EEIE
637
638 // ----- PIR1 bits --------------------
639 typedef union {
640   struct {
641     unsigned char T1IF:1;
642     unsigned char T2IF:1;
643     unsigned char OSFIF:1;
644     unsigned char C1IF:1;
645     unsigned char C2IF:1;
646     unsigned char CCP1IF:1;
647     unsigned char ADIF:1;
648     unsigned char EEIF:1;
649   };
650   struct {
651     unsigned char TMR1IF:1;
652     unsigned char TMR2IF:1;
653     unsigned char :1;
654     unsigned char :1;
655     unsigned char :1;
656     unsigned char :1;
657     unsigned char :1;
658     unsigned char :1;
659   };
660 } __PIR1_bits_t;
661 extern volatile __PIR1_bits_t __at(PIR1_ADDR) PIR1_bits;
662
663 #define T1IF                 PIR1_bits.T1IF
664 #define TMR1IF               PIR1_bits.TMR1IF
665 #define T2IF                 PIR1_bits.T2IF
666 #define TMR2IF               PIR1_bits.TMR2IF
667 #define OSFIF                PIR1_bits.OSFIF
668 #define C1IF                 PIR1_bits.C1IF
669 #define C2IF                 PIR1_bits.C2IF
670 #define CCP1IF               PIR1_bits.CCP1IF
671 #define ADIF                 PIR1_bits.ADIF
672 #define EEIF                 PIR1_bits.EEIF
673
674 // ----- PWM1CON bits --------------------
675 typedef union {
676   struct {
677     unsigned char PDC0:1;
678     unsigned char PDC1:1;
679     unsigned char PDC2:1;
680     unsigned char PDC3:1;
681     unsigned char PDC4:1;
682     unsigned char PDC5:1;
683     unsigned char PDC6:1;
684     unsigned char PRSEN:1;
685   };
686 } __PWM1CON_bits_t;
687 extern volatile __PWM1CON_bits_t __at(PWM1CON_ADDR) PWM1CON_bits;
688
689 #define PDC0                 PWM1CON_bits.PDC0
690 #define PDC1                 PWM1CON_bits.PDC1
691 #define PDC2                 PWM1CON_bits.PDC2
692 #define PDC3                 PWM1CON_bits.PDC3
693 #define PDC4                 PWM1CON_bits.PDC4
694 #define PDC5                 PWM1CON_bits.PDC5
695 #define PDC6                 PWM1CON_bits.PDC6
696 #define PRSEN                PWM1CON_bits.PRSEN
697
698 // ----- STATUS bits --------------------
699 typedef union {
700   struct {
701     unsigned char C:1;
702     unsigned char DC:1;
703     unsigned char Z:1;
704     unsigned char NOT_PD:1;
705     unsigned char NOT_TO:1;
706     unsigned char RP0:1;
707     unsigned char RP1:1;
708     unsigned char IRP:1;
709   };
710 } __STATUS_bits_t;
711 extern volatile __STATUS_bits_t __at(STATUS_ADDR) STATUS_bits;
712
713 #define C                    STATUS_bits.C
714 #define DC                   STATUS_bits.DC
715 #define Z                    STATUS_bits.Z
716 #define NOT_PD               STATUS_bits.NOT_PD
717 #define NOT_TO               STATUS_bits.NOT_TO
718 #define RP0                  STATUS_bits.RP0
719 #define RP1                  STATUS_bits.RP1
720 #define IRP                  STATUS_bits.IRP
721
722 // ----- T1CON bits --------------------
723 typedef union {
724   struct {
725     unsigned char TMR1ON:1;
726     unsigned char TMR1CS:1;
727     unsigned char NOT_T1SYNC:1;
728     unsigned char T1OSCEN:1;
729     unsigned char T1CKPS0:1;
730     unsigned char T1CKPS1:1;
731     unsigned char TMR1GE:1;
732     unsigned char T1GINV:1;
733   };
734 } __T1CON_bits_t;
735 extern volatile __T1CON_bits_t __at(T1CON_ADDR) T1CON_bits;
736
737 #define TMR1ON               T1CON_bits.TMR1ON
738 #define TMR1CS               T1CON_bits.TMR1CS
739 #define NOT_T1SYNC           T1CON_bits.NOT_T1SYNC
740 #define T1OSCEN              T1CON_bits.T1OSCEN
741 #define T1CKPS0              T1CON_bits.T1CKPS0
742 #define T1CKPS1              T1CON_bits.T1CKPS1
743 #define TMR1GE               T1CON_bits.TMR1GE
744 #define T1GINV               T1CON_bits.T1GINV
745
746 // ----- T2CON bits --------------------
747 typedef union {
748   struct {
749     unsigned char T2CKPS0:1;
750     unsigned char T2CKPS1:1;
751     unsigned char TMR2ON:1;
752     unsigned char TOUTPS0:1;
753     unsigned char TOUTPS1:1;
754     unsigned char TOUTPS2:1;
755     unsigned char TOUTPS3:1;
756     unsigned char :1;
757   };
758 } __T2CON_bits_t;
759 extern volatile __T2CON_bits_t __at(T2CON_ADDR) T2CON_bits;
760
761 #define T2CKPS0              T2CON_bits.T2CKPS0
762 #define T2CKPS1              T2CON_bits.T2CKPS1
763 #define TMR2ON               T2CON_bits.TMR2ON
764 #define TOUTPS0              T2CON_bits.TOUTPS0
765 #define TOUTPS1              T2CON_bits.TOUTPS1
766 #define TOUTPS2              T2CON_bits.TOUTPS2
767 #define TOUTPS3              T2CON_bits.TOUTPS3
768
769 // ----- VRCON bits --------------------
770 typedef union {
771   struct {
772     unsigned char VR0:1;
773     unsigned char VR1:1;
774     unsigned char VR2:1;
775     unsigned char VR3:1;
776     unsigned char ADCS0:1;
777     unsigned char VRR:1;
778     unsigned char ADCS2:1;
779     unsigned char VREN:1;
780   };
781   struct {
782     unsigned char RD:1;
783     unsigned char WR:1;
784     unsigned char WREN:1;
785     unsigned char WRERR:1;
786     unsigned char :1;
787     unsigned char ADCS1:1;
788     unsigned char :1;
789     unsigned char :1;
790   };
791 } __VRCON_bits_t;
792 extern volatile __VRCON_bits_t __at(VRCON_ADDR) VRCON_bits;
793
794 #define VR0                  VRCON_bits.VR0
795 #define RD                   VRCON_bits.RD
796 #define VR1                  VRCON_bits.VR1
797 #define WR                   VRCON_bits.WR
798 #define VR2                  VRCON_bits.VR2
799 #define WREN                 VRCON_bits.WREN
800 #define VR3                  VRCON_bits.VR3
801 #define WRERR                VRCON_bits.WRERR
802 #define ADCS0                VRCON_bits.ADCS0
803 #define VRR                  VRCON_bits.VRR
804 #define ADCS1                VRCON_bits.ADCS1
805 #define ADCS2                VRCON_bits.ADCS2
806 #define VREN                 VRCON_bits.VREN
807
808 // ----- WDTCON bits --------------------
809 typedef union {
810   struct {
811     unsigned char SWDTEN:1;
812     unsigned char WDTPS0:1;
813     unsigned char WDTPS1:1;
814     unsigned char WDTPS2:1;
815     unsigned char WDTPS3:1;
816     unsigned char :1;
817     unsigned char :1;
818     unsigned char :1;
819   };
820 } __WDTCON_bits_t;
821 extern volatile __WDTCON_bits_t __at(WDTCON_ADDR) WDTCON_bits;
822
823 #define SWDTEN               WDTCON_bits.SWDTEN
824 #define WDTPS0               WDTCON_bits.WDTPS0
825 #define WDTPS1               WDTCON_bits.WDTPS1
826 #define WDTPS2               WDTCON_bits.WDTPS2
827 #define WDTPS3               WDTCON_bits.WDTPS3
828
829 #endif