* src/pic/device.h: removed AssignedMemory structure and macros
[fw/sdcc] / device / include / pic / pic16f630.h
1 //
2 // Register Declarations for Microchip 16F630 Processor
3 //
4 //
5 // This header file was automatically generated by:
6 //
7 //      inc2h.pl V1.6
8 //
9 //      Copyright (c) 2002, Kevin L. Pauba, All Rights Reserved
10 //
11 //      SDCC is licensed under the GNU Public license (GPL) v2.  Note that
12 //      this license covers the code to the compiler and other executables,
13 //      but explicitly does not cover any code or objects generated by sdcc.
14 //      We have not yet decided on a license for the run time libraries, but
15 //      it will not put any requirements on code linked against it. See:
16 // 
17 //      http://www.gnu.org/copyleft/gpl/html
18 //
19 //      See http://sdcc.sourceforge.net/ for the latest information on sdcc.
20 //
21 // 
22 #ifndef P16F630_H
23 #define P16F630_H
24
25 //
26 // Register addresses.
27 //
28 #define INDF_ADDR       0x0000
29 #define TMR0_ADDR       0x0001
30 #define PCL_ADDR        0x0002
31 #define STATUS_ADDR     0x0003
32 #define FSR_ADDR        0x0004
33 #define PORTA_ADDR      0x0005
34 #define PORTC_ADDR      0x0007
35 #define PCLATH_ADDR     0x000A
36 #define INTCON_ADDR     0x000B
37 #define PIR1_ADDR       0x000C
38 #define TMR1L_ADDR      0x000E
39 #define TMR1H_ADDR      0x000F
40 #define T1CON_ADDR      0x0010
41 #define CMCON_ADDR      0x0019
42 #define OPTION_REG_ADDR 0x0081
43 #define TRISA_ADDR      0x0085
44 #define TRISC_ADDR      0x0087
45 #define PIE1_ADDR       0x008C
46 #define PCON_ADDR       0x008E
47 #define OSCCAL_ADDR     0x0090
48 #define WPUA_ADDR       0x0095
49 #define WPU_ADDR        0x0095
50 #define IOCA_ADDR       0x0096
51 #define IOC_ADDR        0x0096
52 #define VRCON_ADDR      0x0099
53 #define EEDATA_ADDR     0x009A
54 #define EEDAT_ADDR      0x009A
55 #define EEADR_ADDR      0x009B
56 #define EECON1_ADDR     0x009C
57 #define EECON2_ADDR     0x009D
58
59 //
60 // Memory organization.
61 //
62
63
64
65 //         LIST
66 // P16F630.INC  Standard Header File, Version 1.00    Microchip Technology, Inc.
67 //         NOLIST
68
69 // This header file defines configurations, registers, and other useful bits of
70 // information for the PIC16F630 microcontroller.  These names are taken to match 
71 // the data sheets as closely as possible.  
72
73 // Note that the processor must be selected before this file is 
74 // included.  The processor may be selected the following ways:
75
76 //       1. Command line switch:
77 //               C:\ MPASM MYFILE.ASM /PIC16F630
78 //       2. LIST directive in the source file
79 //               LIST   P=PIC16F630
80 //       3. Processor Type entry in the MPASM full-screen interface
81
82 //==========================================================================
83 //
84 //       Revision History
85 //
86 //==========================================================================
87 //1.00   05/13/02 Original
88
89 //==========================================================================
90 //
91 //       Verify Processor
92 //
93 //==========================================================================
94
95 //        IFNDEF __16F630
96 //            MESSG "Processor-header file mismatch.  Verify selected processor."
97 //         ENDIF
98
99 //==========================================================================
100 //
101 //       Register Definitions
102 //
103 //==========================================================================
104
105 #define W                    0x0000
106 #define F                    0x0001
107
108 //----- Register Files------------------------------------------------------
109
110 extern __data __at (INDF_ADDR) volatile char      INDF;
111 extern __sfr  __at (TMR0_ADDR)                    TMR0;
112 extern __data __at (PCL_ADDR) volatile char       PCL;
113 extern __sfr  __at (STATUS_ADDR)                  STATUS;
114 extern __sfr  __at (FSR_ADDR)                     FSR;
115 extern __sfr  __at (PORTA_ADDR)                   PORTA;
116 extern __sfr  __at (PORTC_ADDR)                   PORTC;
117
118 extern __sfr  __at (PCLATH_ADDR)                  PCLATH;
119 extern __sfr  __at (INTCON_ADDR)                  INTCON;
120 extern __sfr  __at (PIR1_ADDR)                    PIR1;
121
122 extern __sfr  __at (TMR1L_ADDR)                   TMR1L;                
123 extern __sfr  __at (TMR1H_ADDR)                   TMR1H;                
124 extern __sfr  __at (T1CON_ADDR)                   T1CON;                
125
126 extern __sfr  __at (CMCON_ADDR)                   CMCON;                
127
128 extern __sfr  __at (OPTION_REG_ADDR)              OPTION_REG;
129
130 extern __sfr  __at (TRISA_ADDR)                   TRISA;
131 extern __sfr  __at (TRISC_ADDR)                   TRISC;
132
133 extern __sfr  __at (PIE1_ADDR)                    PIE1;
134
135 extern __sfr  __at (PCON_ADDR)                    PCON;
136
137 extern __sfr  __at (OSCCAL_ADDR)                  OSCCAL;
138
139 extern __sfr  __at (WPUA_ADDR)                    WPUA;
140 extern __sfr  __at (WPU_ADDR)                     WPU;
141 extern __sfr  __at (IOCA_ADDR)                    IOCA;
142 extern __sfr  __at (IOC_ADDR)                     IOC;
143
144 extern __sfr  __at (VRCON_ADDR)                   VRCON;
145 extern __sfr  __at (EEDATA_ADDR)                  EEDATA;       
146 extern __sfr  __at (EEDAT_ADDR)                   EEDAT;        
147 extern __sfr  __at (EEADR_ADDR)                   EEADR;        
148 extern __sfr  __at (EECON1_ADDR)                  EECON1;
149 extern __sfr  __at (EECON2_ADDR)                  EECON2;
150
151 //----- STATUS Bits --------------------------------------------------------
152
153
154 //----- INTCON Bits --------------------------------------------------------
155
156
157 //----- PIR1 Bits ----------------------------------------------------------
158
159
160 //----- T1CON Bits ---------------------------------------------------------
161
162
163 //----- CMCON Bits --------------------------------------------------------
164
165
166 //----- OPTION Bits --------------------------------------------------------
167
168
169 //----- PIE1 Bits ----------------------------------------------------------
170
171
172 //----- PCON Bits ----------------------------------------------------------
173
174
175 //----- OSCCAL Bits --------------------------------------------------------
176
177
178 //----- VRCON Bits ---------------------------------------------------------
179
180
181 //----- EECON1 -------------------------------------------------------------
182
183
184 //==========================================================================
185 //
186 //       RAM Definition
187 //
188 //==========================================================================
189
190 //         __MAXRAM H'FF'
191 //         __BADRAM H'06', H'08'-H'09', H'0D', H'11'-H'18', H'1A'-H'1F', H'60'-H'7F'
192 //         __BADRAM H'86', H'88'-H'89', H'8D', H'8F', H'91'-H'94', H'97'-H'98', H'9E'-H'9F', H'E0'-H'FF'
193
194 //==========================================================================
195 //
196 //       Configuration Bits
197 //
198 //==========================================================================
199
200 #define _CPD                 0x3EFF
201 #define _CPD_OFF             0x3FFF
202 #define _CP                  0x3F7F
203 #define _CP_OFF              0x3FFF
204 #define _BODEN               0x3FFF
205 #define _BODEN_OFF           0x3FBF
206 #define _MCLRE_ON            0x3FFF
207 #define _MCLRE_OFF           0x3FDF
208 #define _PWRTE_OFF           0x3FFF
209 #define _PWRTE_ON            0x3FEF
210 #define _WDT_ON              0x3FFF
211 #define _WDT_OFF             0x3FF7
212 #define _LP_OSC              0x3FF8
213 #define _XT_OSC              0x3FF9
214 #define _HS_OSC              0x3FFA
215 #define _EC_OSC              0x3FFB
216 #define _INTRC_OSC_NOCLKOUT  0x3FFC
217 #define _INTRC_OSC_CLKOUT    0x3FFD
218 #define _EXTRC_OSC_NOCLKOUT  0x3FFE
219 #define _EXTRC_OSC_CLKOUT    0x3FFF
220
221 //         LIST
222
223 // ----- CMCON bits --------------------
224 typedef union {
225   struct {
226     unsigned char CM0:1;
227     unsigned char CM1:1;
228     unsigned char CM2:1;
229     unsigned char CIS:1;
230     unsigned char CINV:1;
231     unsigned char :1;
232     unsigned char COUT:1;
233     unsigned char :1;
234   };
235 } __CMCON_bits_t;
236 extern volatile __CMCON_bits_t __at(CMCON_ADDR) CMCON_bits;
237
238 #define CM0                  CMCON_bits.CM0
239 #define CM1                  CMCON_bits.CM1
240 #define CM2                  CMCON_bits.CM2
241 #define CIS                  CMCON_bits.CIS
242 #define CINV                 CMCON_bits.CINV
243 #define COUT                 CMCON_bits.COUT
244
245 // ----- INTCON bits --------------------
246 typedef union {
247   struct {
248     unsigned char RAIF:1;
249     unsigned char INTF:1;
250     unsigned char T0IF:1;
251     unsigned char RAIE:1;
252     unsigned char INTE:1;
253     unsigned char T0IE:1;
254     unsigned char PEIE:1;
255     unsigned char GIE:1;
256   };
257 } __INTCON_bits_t;
258 extern volatile __INTCON_bits_t __at(INTCON_ADDR) INTCON_bits;
259
260 #define RAIF                 INTCON_bits.RAIF
261 #define INTF                 INTCON_bits.INTF
262 #define T0IF                 INTCON_bits.T0IF
263 #define RAIE                 INTCON_bits.RAIE
264 #define INTE                 INTCON_bits.INTE
265 #define T0IE                 INTCON_bits.T0IE
266 #define PEIE                 INTCON_bits.PEIE
267 #define GIE                  INTCON_bits.GIE
268
269 // ----- OPTION_REG bits --------------------
270 typedef union {
271   struct {
272     unsigned char PS0:1;
273     unsigned char PS1:1;
274     unsigned char PS2:1;
275     unsigned char PSA:1;
276     unsigned char T0SE:1;
277     unsigned char T0CS:1;
278     unsigned char INTEDG:1;
279     unsigned char NOT_GPPU:1;
280   };
281   struct {
282     unsigned char :1;
283     unsigned char :1;
284     unsigned char :1;
285     unsigned char :1;
286     unsigned char :1;
287     unsigned char :1;
288     unsigned char :1;
289     unsigned char NOT_RAPU:1;
290   };
291 } __OPTION_REG_bits_t;
292 extern volatile __OPTION_REG_bits_t __at(OPTION_REG_ADDR) OPTION_REG_bits;
293
294 #define PS0                  OPTION_REG_bits.PS0
295 #define PS1                  OPTION_REG_bits.PS1
296 #define PS2                  OPTION_REG_bits.PS2
297 #define PSA                  OPTION_REG_bits.PSA
298 #define T0SE                 OPTION_REG_bits.T0SE
299 #define T0CS                 OPTION_REG_bits.T0CS
300 #define INTEDG               OPTION_REG_bits.INTEDG
301 #define NOT_GPPU             OPTION_REG_bits.NOT_GPPU
302 #define NOT_RAPU             OPTION_REG_bits.NOT_RAPU
303
304 // ----- OSCCAL bits --------------------
305 typedef union {
306   struct {
307     unsigned char :1;
308     unsigned char :1;
309     unsigned char CAL0:1;
310     unsigned char CAL1:1;
311     unsigned char CAL2:1;
312     unsigned char CAL3:1;
313     unsigned char CAL4:1;
314     unsigned char CAL5:1;
315   };
316 } __OSCCAL_bits_t;
317 extern volatile __OSCCAL_bits_t __at(OSCCAL_ADDR) OSCCAL_bits;
318
319 #define CAL0                 OSCCAL_bits.CAL0
320 #define CAL1                 OSCCAL_bits.CAL1
321 #define CAL2                 OSCCAL_bits.CAL2
322 #define CAL3                 OSCCAL_bits.CAL3
323 #define CAL4                 OSCCAL_bits.CAL4
324 #define CAL5                 OSCCAL_bits.CAL5
325
326 // ----- PCON bits --------------------
327 typedef union {
328   struct {
329     unsigned char NOT_BOD:1;
330     unsigned char NOT_POR:1;
331     unsigned char :1;
332     unsigned char :1;
333     unsigned char :1;
334     unsigned char :1;
335     unsigned char :1;
336     unsigned char :1;
337   };
338 } __PCON_bits_t;
339 extern volatile __PCON_bits_t __at(PCON_ADDR) PCON_bits;
340
341 #define NOT_BOD              PCON_bits.NOT_BOD
342 #define NOT_POR              PCON_bits.NOT_POR
343
344 // ----- PIE1 bits --------------------
345 typedef union {
346   struct {
347     unsigned char T1IE:1;
348     unsigned char :1;
349     unsigned char :1;
350     unsigned char CMIE:1;
351     unsigned char :1;
352     unsigned char :1;
353     unsigned char ADIE:1;
354     unsigned char EEIE:1;
355   };
356   struct {
357     unsigned char TMR1IE:1;
358     unsigned char :1;
359     unsigned char :1;
360     unsigned char :1;
361     unsigned char :1;
362     unsigned char :1;
363     unsigned char :1;
364     unsigned char :1;
365   };
366 } __PIE1_bits_t;
367 extern volatile __PIE1_bits_t __at(PIE1_ADDR) PIE1_bits;
368
369 #define T1IE                 PIE1_bits.T1IE
370 #define TMR1IE               PIE1_bits.TMR1IE
371 #define CMIE                 PIE1_bits.CMIE
372 #define ADIE                 PIE1_bits.ADIE
373 #define EEIE                 PIE1_bits.EEIE
374
375 // ----- PIR1 bits --------------------
376 typedef union {
377   struct {
378     unsigned char T1IF:1;
379     unsigned char :1;
380     unsigned char :1;
381     unsigned char CMIF:1;
382     unsigned char :1;
383     unsigned char :1;
384     unsigned char ADIF:1;
385     unsigned char EEIF:1;
386   };
387   struct {
388     unsigned char TMR1IF:1;
389     unsigned char :1;
390     unsigned char :1;
391     unsigned char :1;
392     unsigned char :1;
393     unsigned char :1;
394     unsigned char :1;
395     unsigned char :1;
396   };
397 } __PIR1_bits_t;
398 extern volatile __PIR1_bits_t __at(PIR1_ADDR) PIR1_bits;
399
400 #define T1IF                 PIR1_bits.T1IF
401 #define TMR1IF               PIR1_bits.TMR1IF
402 #define CMIF                 PIR1_bits.CMIF
403 #define ADIF                 PIR1_bits.ADIF
404 #define EEIF                 PIR1_bits.EEIF
405
406 // ----- STATUS bits --------------------
407 typedef union {
408   struct {
409     unsigned char C:1;
410     unsigned char DC:1;
411     unsigned char Z:1;
412     unsigned char NOT_PD:1;
413     unsigned char NOT_TO:1;
414     unsigned char RP0:1;
415     unsigned char RP1:1;
416     unsigned char IRP:1;
417   };
418 } __STATUS_bits_t;
419 extern volatile __STATUS_bits_t __at(STATUS_ADDR) STATUS_bits;
420
421 #define C                    STATUS_bits.C
422 #define DC                   STATUS_bits.DC
423 #define Z                    STATUS_bits.Z
424 #define NOT_PD               STATUS_bits.NOT_PD
425 #define NOT_TO               STATUS_bits.NOT_TO
426 #define RP0                  STATUS_bits.RP0
427 #define RP1                  STATUS_bits.RP1
428 #define IRP                  STATUS_bits.IRP
429
430 // ----- T1CON bits --------------------
431 typedef union {
432   struct {
433     unsigned char TMR1ON:1;
434     unsigned char TMR1CS:1;
435     unsigned char NOT_T1SYNC:1;
436     unsigned char T1OSCEN:1;
437     unsigned char T1CKPS0:1;
438     unsigned char T1CKPS1:1;
439     unsigned char TMR1GE:1;
440     unsigned char :1;
441   };
442 } __T1CON_bits_t;
443 extern volatile __T1CON_bits_t __at(T1CON_ADDR) T1CON_bits;
444
445 #define TMR1ON               T1CON_bits.TMR1ON
446 #define TMR1CS               T1CON_bits.TMR1CS
447 #define NOT_T1SYNC           T1CON_bits.NOT_T1SYNC
448 #define T1OSCEN              T1CON_bits.T1OSCEN
449 #define T1CKPS0              T1CON_bits.T1CKPS0
450 #define T1CKPS1              T1CON_bits.T1CKPS1
451 #define TMR1GE               T1CON_bits.TMR1GE
452
453 // ----- VRCON bits --------------------
454 typedef union {
455   struct {
456     unsigned char VR0:1;
457     unsigned char VR1:1;
458     unsigned char VR2:1;
459     unsigned char VR3:1;
460     unsigned char :1;
461     unsigned char VRR:1;
462     unsigned char :1;
463     unsigned char VREN:1;
464   };
465   struct {
466     unsigned char RD:1;
467     unsigned char WR:1;
468     unsigned char WREN:1;
469     unsigned char WRERR:1;
470     unsigned char :1;
471     unsigned char :1;
472     unsigned char :1;
473     unsigned char :1;
474   };
475 } __VRCON_bits_t;
476 extern volatile __VRCON_bits_t __at(VRCON_ADDR) VRCON_bits;
477
478 #define VR0                  VRCON_bits.VR0
479 #define RD                   VRCON_bits.RD
480 #define VR1                  VRCON_bits.VR1
481 #define WR                   VRCON_bits.WR
482 #define VR2                  VRCON_bits.VR2
483 #define WREN                 VRCON_bits.WREN
484 #define VR3                  VRCON_bits.VR3
485 #define WRERR                VRCON_bits.WRERR
486 #define VRR                  VRCON_bits.VRR
487 #define VREN                 VRCON_bits.VREN
488
489 #endif