* .version: bumped version to 2.5.6 (pic14 ABI changed)
[fw/sdcc] / device / include / pic / pic16c765.h
1 //
2 // Register Declarations for Microchip 16C765 Processor
3 //
4 //
5 // This header file was automatically generated by:
6 //
7 //      inc2h.pl V1.6
8 //
9 //      Copyright (c) 2002, Kevin L. Pauba, All Rights Reserved
10 //
11 //      SDCC is licensed under the GNU Public license (GPL) v2.  Note that
12 //      this license covers the code to the compiler and other executables,
13 //      but explicitly does not cover any code or objects generated by sdcc.
14 //      We have not yet decided on a license for the run time libraries, but
15 //      it will not put any requirements on code linked against it. See:
16 // 
17 //      http://www.gnu.org/copyleft/gpl/html
18 //
19 //      See http://sdcc.sourceforge.net/ for the latest information on sdcc.
20 //
21 // 
22 #ifndef P16C765_H
23 #define P16C765_H
24
25 //
26 // Register addresses.
27 //
28 #define INDF_ADDR       0x0000
29 #define TMR0_ADDR       0x0001
30 #define PCL_ADDR        0x0002
31 #define STATUS_ADDR     0x0003
32 #define FSR_ADDR        0x0004
33 #define PORTA_ADDR      0x0005
34 #define PORTB_ADDR      0x0006
35 #define PORTC_ADDR      0x0007
36 #define PORTD_ADDR      0x0008
37 #define PORTE_ADDR      0x0009
38 #define PCLATH_ADDR     0x000A
39 #define INTCON_ADDR     0x000B
40 #define PIR1_ADDR       0x000C
41 #define PIR2_ADDR       0x000D
42 #define TMR1L_ADDR      0x000E
43 #define TMR1H_ADDR      0x000F
44 #define T1CON_ADDR      0x0010
45 #define TMR2_ADDR       0x0011
46 #define T2CON_ADDR      0x0012
47 #define CCPR1L_ADDR     0x0015
48 #define CCPR1H_ADDR     0x0016
49 #define CCP1CON_ADDR    0x0017
50 #define RCSTA_ADDR      0x0018
51 #define TXREG_ADDR      0x0019
52 #define RCREG_ADDR      0x001A
53 #define CCPR2L_ADDR     0x001B
54 #define CCPR2H_ADDR     0x001C
55 #define CCP2CON_ADDR    0x001D
56 #define ADRES_ADDR      0x001E
57 #define ADCON0_ADDR     0x001F
58 #define OPTION_REG_ADDR 0x0081
59 #define TRISA_ADDR      0x0085
60 #define TRISB_ADDR      0x0086
61 #define TRISC_ADDR      0x0087
62 #define TRISD_ADDR      0x0088
63 #define TRISE_ADDR      0x0089
64 #define PIE1_ADDR       0x008C
65 #define PIE2_ADDR       0x008D
66 #define PCON_ADDR       0x008E
67 #define PR2_ADDR        0x0092
68 #define TXSTA_ADDR      0x0098
69 #define SPBRG_ADDR      0x0099
70 #define ADCON1_ADDR     0x009F
71 #define UIR_ADDR        0x0190
72 #define UIE_ADDR        0x0191
73 #define UEIR_ADDR       0x0192
74 #define UEIE_ADDR       0x0193
75 #define USTAT_ADDR      0x0194
76 #define UCTRL_ADDR      0x0195
77 #define UADDR_ADDR      0x0196
78 #define USWSTAT_ADDR    0x0197
79 #define UEP0_ADDR       0x0198
80 #define UEP1_ADDR       0x0199
81 #define UEP2_ADDR       0x019A
82 #define BD0OST_ADDR     0x01A0
83 #define BD0OBC_ADDR     0x01A1
84 #define BD0OAL_ADDR     0x01A2
85 #define BD0IST_ADDR     0x01A4
86 #define BD0IBC_ADDR     0x01A5
87 #define BD0IAL_ADDR     0x01A6
88 #define BD1OST_ADDR     0x01A8
89 #define BD1OBC_ADDR     0x01A9
90 #define BD1OAL_ADDR     0x01AA
91 #define BD1IST_ADDR     0x01AC
92 #define BD1IBC_ADDR     0x01AD
93 #define BD1IAL_ADDR     0x01AE
94 #define BD2OST_ADDR     0x01B0
95 #define BD2OBC_ADDR     0x01B1
96 #define BD2OAL_ADDR     0x01B2
97 #define BD2IST_ADDR     0x01B4
98 #define BD2IBC_ADDR     0x01B5
99 #define BD2IAL_ADDR     0x01B6
100
101 //
102 // Memory organization.
103 //
104
105 #pragma memmap INDF_ADDR INDF_ADDR SFR 0x000    // INDF
106 #pragma memmap TMR0_ADDR TMR0_ADDR SFR 0x000    // TMR0
107 #pragma memmap PCL_ADDR PCL_ADDR SFR 0x000      // PCL
108 #pragma memmap STATUS_ADDR STATUS_ADDR SFR 0x000        // STATUS
109 #pragma memmap FSR_ADDR FSR_ADDR SFR 0x000      // FSR
110 #pragma memmap PORTA_ADDR PORTA_ADDR SFR 0x000  // PORTA
111 #pragma memmap PORTB_ADDR PORTB_ADDR SFR 0x000  // PORTB
112 #pragma memmap PORTC_ADDR PORTC_ADDR SFR 0x000  // PORTC
113 #pragma memmap PORTD_ADDR PORTD_ADDR SFR 0x000  // PORTD
114 #pragma memmap PORTE_ADDR PORTE_ADDR SFR 0x000  // PORTE
115 #pragma memmap PCLATH_ADDR PCLATH_ADDR SFR 0x000        // PCLATH
116 #pragma memmap INTCON_ADDR INTCON_ADDR SFR 0x000        // INTCON
117 #pragma memmap PIR1_ADDR PIR1_ADDR SFR 0x000    // PIR1
118 #pragma memmap PIR2_ADDR PIR2_ADDR SFR 0x000    // PIR2
119 #pragma memmap TMR1L_ADDR TMR1L_ADDR SFR 0x000  // TMR1L
120 #pragma memmap TMR1H_ADDR TMR1H_ADDR SFR 0x000  // TMR1H
121 #pragma memmap T1CON_ADDR T1CON_ADDR SFR 0x000  // T1CON
122 #pragma memmap TMR2_ADDR TMR2_ADDR SFR 0x000    // TMR2
123 #pragma memmap T2CON_ADDR T2CON_ADDR SFR 0x000  // T2CON
124 #pragma memmap CCPR1L_ADDR CCPR1L_ADDR SFR 0x000        // CCPR1L
125 #pragma memmap CCPR1H_ADDR CCPR1H_ADDR SFR 0x000        // CCPR1H
126 #pragma memmap CCP1CON_ADDR CCP1CON_ADDR SFR 0x000      // CCP1CON
127 #pragma memmap RCSTA_ADDR RCSTA_ADDR SFR 0x000  // RCSTA
128 #pragma memmap TXREG_ADDR TXREG_ADDR SFR 0x000  // TXREG
129 #pragma memmap RCREG_ADDR RCREG_ADDR SFR 0x000  // RCREG
130 #pragma memmap CCPR2L_ADDR CCPR2L_ADDR SFR 0x000        // CCPR2L
131 #pragma memmap CCPR2H_ADDR CCPR2H_ADDR SFR 0x000        // CCPR2H
132 #pragma memmap CCP2CON_ADDR CCP2CON_ADDR SFR 0x000      // CCP2CON
133 #pragma memmap ADRES_ADDR ADRES_ADDR SFR 0x000  // ADRES
134 #pragma memmap ADCON0_ADDR ADCON0_ADDR SFR 0x000        // ADCON0
135 #pragma memmap OPTION_REG_ADDR OPTION_REG_ADDR SFR 0x000        // OPTION_REG
136 #pragma memmap TRISA_ADDR TRISA_ADDR SFR 0x000  // TRISA
137 #pragma memmap TRISB_ADDR TRISB_ADDR SFR 0x000  // TRISB
138 #pragma memmap TRISC_ADDR TRISC_ADDR SFR 0x000  // TRISC
139 #pragma memmap TRISD_ADDR TRISD_ADDR SFR 0x000  // TRISD
140 #pragma memmap TRISE_ADDR TRISE_ADDR SFR 0x000  // TRISE
141 #pragma memmap PIE1_ADDR PIE1_ADDR SFR 0x000    // PIE1
142 #pragma memmap PIE2_ADDR PIE2_ADDR SFR 0x000    // PIE2
143 #pragma memmap PCON_ADDR PCON_ADDR SFR 0x000    // PCON
144 #pragma memmap PR2_ADDR PR2_ADDR SFR 0x000      // PR2
145 #pragma memmap TXSTA_ADDR TXSTA_ADDR SFR 0x000  // TXSTA
146 #pragma memmap SPBRG_ADDR SPBRG_ADDR SFR 0x000  // SPBRG
147 #pragma memmap ADCON1_ADDR ADCON1_ADDR SFR 0x000        // ADCON1
148 #pragma memmap UIR_ADDR UIR_ADDR SFR 0x000      // UIR
149 #pragma memmap UIE_ADDR UIE_ADDR SFR 0x000      // UIE
150 #pragma memmap UEIR_ADDR UEIR_ADDR SFR 0x000    // UEIR
151 #pragma memmap UEIE_ADDR UEIE_ADDR SFR 0x000    // UEIE
152 #pragma memmap USTAT_ADDR USTAT_ADDR SFR 0x000  // USTAT
153 #pragma memmap UCTRL_ADDR UCTRL_ADDR SFR 0x000  // UCTRL
154 #pragma memmap UADDR_ADDR UADDR_ADDR SFR 0x000  // UADDR
155 #pragma memmap USWSTAT_ADDR USWSTAT_ADDR SFR 0x000      // USWSTAT
156 #pragma memmap UEP0_ADDR UEP0_ADDR SFR 0x000    // UEP0
157 #pragma memmap UEP1_ADDR UEP1_ADDR SFR 0x000    // UEP1
158 #pragma memmap UEP2_ADDR UEP2_ADDR SFR 0x000    // UEP2
159 #pragma memmap BD0OST_ADDR BD0OST_ADDR SFR 0x000        // BD0OST
160 #pragma memmap BD0OBC_ADDR BD0OBC_ADDR SFR 0x000        // BD0OBC
161 #pragma memmap BD0OAL_ADDR BD0OAL_ADDR SFR 0x000        // BD0OAL
162 #pragma memmap BD0IST_ADDR BD0IST_ADDR SFR 0x000        // BD0IST
163 #pragma memmap BD0IBC_ADDR BD0IBC_ADDR SFR 0x000        // BD0IBC
164 #pragma memmap BD0IAL_ADDR BD0IAL_ADDR SFR 0x000        // BD0IAL
165 #pragma memmap BD1OST_ADDR BD1OST_ADDR SFR 0x000        // BD1OST
166 #pragma memmap BD1OBC_ADDR BD1OBC_ADDR SFR 0x000        // BD1OBC
167 #pragma memmap BD1OAL_ADDR BD1OAL_ADDR SFR 0x000        // BD1OAL
168 #pragma memmap BD1IST_ADDR BD1IST_ADDR SFR 0x000        // BD1IST
169 #pragma memmap BD1IBC_ADDR BD1IBC_ADDR SFR 0x000        // BD1IBC
170 #pragma memmap BD1IAL_ADDR BD1IAL_ADDR SFR 0x000        // BD1IAL
171 #pragma memmap BD2OST_ADDR BD2OST_ADDR SFR 0x000        // BD2OST
172 #pragma memmap BD2OBC_ADDR BD2OBC_ADDR SFR 0x000        // BD2OBC
173 #pragma memmap BD2OAL_ADDR BD2OAL_ADDR SFR 0x000        // BD2OAL
174 #pragma memmap BD2IST_ADDR BD2IST_ADDR SFR 0x000        // BD2IST
175 #pragma memmap BD2IBC_ADDR BD2IBC_ADDR SFR 0x000        // BD2IBC
176 #pragma memmap BD2IAL_ADDR BD2IAL_ADDR SFR 0x000        // BD2IAL
177
178
179 //         LIST
180 // P16C765.INC  Standard Header File, Version 1.00    Microchip Technology, Inc.
181 //         NOLIST
182
183 // This header file defines configurations, registers, and other useful bits of
184 // information for the PIC16C765 microcontroller.  These names are taken to match 
185 // the data sheets as closely as possible.  
186
187 // Note that the processor must be selected before this file is 
188 // included.  The processor may be selected the following ways:
189
190 //       1. Command line switch:
191 //               C:\ MPASM MYFILE.ASM /PIC16C765
192 //       2. LIST directive in the source file
193 //               LIST   P=PIC16C765
194 //       3. Processor Type entry in the MPASM full-screen interface
195
196 //==========================================================================
197 //
198 //       Revision History
199 //
200 //==========================================================================
201
202 //Rev:   Date:    Reason:
203
204 //1.00   28 Sep 99 Initial Release
205
206 //==========================================================================
207 //
208 //       Verify Processor
209 //
210 //==========================================================================
211
212 //        IFNDEF __16C765
213 //            MESSG "Processor-header file mismatch.  Verify selected processor."
214 //         ENDIF
215
216 //==========================================================================
217 //
218 //       Register Definitions
219 //
220 //==========================================================================
221
222 #define W                    0x0000
223 #define F                    0x0001
224
225 //----- Register Files------------------------------------------------------
226
227 extern data __at (INDF_ADDR) volatile char      INDF;
228 extern sfr  __at (TMR0_ADDR)                    TMR0;
229 extern data __at (PCL_ADDR) volatile char       PCL;
230 extern sfr  __at (STATUS_ADDR)                  STATUS;
231 extern sfr  __at (FSR_ADDR)                     FSR;
232 extern sfr  __at (PORTA_ADDR)                   PORTA;
233 extern sfr  __at (PORTB_ADDR)                   PORTB;
234 extern sfr  __at (PORTC_ADDR)                   PORTC;
235 extern sfr  __at (PORTD_ADDR)                   PORTD;
236 extern sfr  __at (PORTE_ADDR)                   PORTE;
237 extern sfr  __at (PCLATH_ADDR)                  PCLATH;
238 extern sfr  __at (INTCON_ADDR)                  INTCON;
239 extern sfr  __at (PIR1_ADDR)                    PIR1;
240 extern sfr  __at (PIR2_ADDR)                    PIR2;
241 extern sfr  __at (TMR1L_ADDR)                   TMR1L;
242 extern sfr  __at (TMR1H_ADDR)                   TMR1H;
243 extern sfr  __at (T1CON_ADDR)                   T1CON;
244 extern sfr  __at (TMR2_ADDR)                    TMR2;
245 extern sfr  __at (T2CON_ADDR)                   T2CON;
246 extern sfr  __at (CCPR1L_ADDR)                  CCPR1L;
247 extern sfr  __at (CCPR1H_ADDR)                  CCPR1H;
248 extern sfr  __at (CCP1CON_ADDR)                 CCP1CON;
249 extern sfr  __at (RCSTA_ADDR)                   RCSTA;
250 extern sfr  __at (TXREG_ADDR)                   TXREG;
251 extern sfr  __at (RCREG_ADDR)                   RCREG;
252 extern sfr  __at (CCPR2L_ADDR)                  CCPR2L;
253 extern sfr  __at (CCPR2H_ADDR)                  CCPR2H;
254 extern sfr  __at (CCP2CON_ADDR)                 CCP2CON;
255 extern sfr  __at (ADRES_ADDR)                   ADRES;
256 extern sfr  __at (ADCON0_ADDR)                  ADCON0;
257
258 extern sfr  __at (OPTION_REG_ADDR)              OPTION_REG;
259 extern sfr  __at (TRISA_ADDR)                   TRISA;
260 extern sfr  __at (TRISB_ADDR)                   TRISB;
261 extern sfr  __at (TRISC_ADDR)                   TRISC;
262 extern sfr  __at (TRISD_ADDR)                   TRISD;
263 extern sfr  __at (TRISE_ADDR)                   TRISE;
264 extern sfr  __at (PIE1_ADDR)                    PIE1;
265 extern sfr  __at (PIE2_ADDR)                    PIE2;
266 extern sfr  __at (PCON_ADDR)                    PCON;
267 extern sfr  __at (PR2_ADDR)                     PR2;
268 extern sfr  __at (TXSTA_ADDR)                   TXSTA;
269 extern sfr  __at (SPBRG_ADDR)                   SPBRG;
270 extern sfr  __at (ADCON1_ADDR)                  ADCON1;
271 extern sfr  __at (UIR_ADDR)                     UIR;
272 extern sfr  __at (UIE_ADDR)                     UIE;
273 extern sfr  __at (UEIR_ADDR)                    UEIR;
274 extern sfr  __at (UEIE_ADDR)                    UEIE;
275 extern sfr  __at (USTAT_ADDR)                   USTAT;
276 extern sfr  __at (UCTRL_ADDR)                   UCTRL;
277 extern sfr  __at (UADDR_ADDR)                   UADDR;
278 extern sfr  __at (USWSTAT_ADDR)                 USWSTAT;
279 extern sfr  __at (UEP0_ADDR)                    UEP0;
280 extern sfr  __at (UEP1_ADDR)                    UEP1;
281 extern sfr  __at (UEP2_ADDR)                    UEP2;
282
283 extern sfr  __at (BD0OST_ADDR)                  BD0OST;
284 extern sfr  __at (BD0OBC_ADDR)                  BD0OBC;
285 extern sfr  __at (BD0OAL_ADDR)                  BD0OAL;
286 extern sfr  __at (BD0IST_ADDR)                  BD0IST;
287 extern sfr  __at (BD0IBC_ADDR)                  BD0IBC;
288 extern sfr  __at (BD0IAL_ADDR)                  BD0IAL;
289
290 extern sfr  __at (BD1OST_ADDR)                  BD1OST;
291 extern sfr  __at (BD1OBC_ADDR)                  BD1OBC;
292 extern sfr  __at (BD1OAL_ADDR)                  BD1OAL;
293 extern sfr  __at (BD1IST_ADDR)                  BD1IST;
294 extern sfr  __at (BD1IBC_ADDR)                  BD1IBC;
295 extern sfr  __at (BD1IAL_ADDR)                  BD1IAL;
296
297 extern sfr  __at (BD2OST_ADDR)                  BD2OST;
298 extern sfr  __at (BD2OBC_ADDR)                  BD2OBC;
299 extern sfr  __at (BD2OAL_ADDR)                  BD2OAL;
300 extern sfr  __at (BD2IST_ADDR)                  BD2IST;
301 extern sfr  __at (BD2IBC_ADDR)                  BD2IBC;
302 extern sfr  __at (BD2IAL_ADDR)                  BD2IAL;
303
304
305 //----- STATUS Bits --------------------------------------------------------
306
307
308 //----- INTCON Bits --------------------------------------------------------
309
310
311 //----- PIR1 Bits ----------------------------------------------------------
312
313
314 //----- PIR2 Bits ----------------------------------------------------------
315
316
317 //----- T1CON Bits ---------------------------------------------------------
318
319
320 //----- T2CON Bits ---------------------------------------------------------
321
322
323 //----- CCP1CON Bits -------------------------------------------------------
324
325
326 //----- RCSTA Bits ---------------------------------------------------------
327
328
329 //----- CCP2CON Bits -------------------------------------------------------
330
331
332 //----- ADCON0 Bits --------------------------------------------------------
333
334
335 //----- OPTION Bits --------------------------------------------------------
336
337
338 //----- TRISE Bits ---------------------------------------------------------
339
340
341 //----- PIE1 Bits ----------------------------------------------------------
342
343
344 //----- PIE2 Bits ----------------------------------------------------------
345
346
347 //----- PCON Bits ----------------------------------------------------------
348
349
350 //----- TXSTA Bits ---------------------------------------------------------
351
352
353 //----- ADCON1 Bits --------------------------------------------------------
354
355
356 //----- UIR/UIE Bits -----------------------------------------------------
357
358
359 //----- UEIR/UEIE Bits -----------------------------------------------------
360
361
362 //----- USTAT Bits ---------------------------------------------------------
363
364
365 //----- UCTRL Bits ---------------------------------------------------------
366
367 //----- UEP0/UEP1/UEP2 Bits ------------------------------------------------
368
369
370 //----- Buffer descriptor Bits ---------------------------------------------
371
372 //==========================================================================
373 //
374 //       RAM Definition
375 //
376 //==========================================================================
377
378 //         __MAXRAM H'01FF'
379 //         __BADRAM H'13', H'14', H'8F'-H'91'
380 //      __BADRAM H'93'-H'97', H'9A'-H'9E'
381 //      __BADRAM H'105', H'107'-H'109', H'10C'-H'11F'
382 //      __BADRAM H'185', H'187'-H'189', H'18C'-H'18F', H'19B'-H'19F'
383 //      __BADRAM H'1E0'-H'1EF'
384 //==========================================================================
385 //
386 //       Configuration Bits
387 //
388 //==========================================================================
389
390 #define _CP_ALL              0x00CF
391 #define _CP_75               0x15DF
392 #define _CP_50               0x2AEF
393 #define _CP_OFF              0x3FFF
394 #define _PWRTE_OFF           0x3FFF
395 #define _PWRTE_ON            0x3FF7
396 #define _WDT_ON              0x3FFF
397 #define _WDT_OFF             0x3FFB
398 #define _HS_OSC              0x3FFC
399 #define _EC_OSC              0x3FFD
400 #define _H4_OSC              0x3FFE
401 #define _E4_OSC              0x3FFF
402
403 //         LIST
404
405 // ----- ADCON0 bits --------------------
406 typedef union {
407   struct {
408     unsigned char ADON:1;
409     unsigned char :1;
410     unsigned char GO:1;
411     unsigned char CHS0:1;
412     unsigned char CHS1:1;
413     unsigned char CHS2:1;
414     unsigned char ADCS0:1;
415     unsigned char ADCS1:1;
416   };
417   struct {
418     unsigned char :1;
419     unsigned char :1;
420     unsigned char NOT_DONE:1;
421     unsigned char :1;
422     unsigned char :1;
423     unsigned char :1;
424     unsigned char :1;
425     unsigned char :1;
426   };
427   struct {
428     unsigned char :1;
429     unsigned char :1;
430     unsigned char GO_DONE:1;
431     unsigned char :1;
432     unsigned char :1;
433     unsigned char :1;
434     unsigned char :1;
435     unsigned char :1;
436   };
437 } __ADCON0_bits_t;
438 extern volatile __ADCON0_bits_t __at(ADCON0_ADDR) ADCON0_bits;
439
440 #define ADON                 ADCON0_bits.ADON
441 #define GO                   ADCON0_bits.GO
442 #define NOT_DONE             ADCON0_bits.NOT_DONE
443 #define GO_DONE              ADCON0_bits.GO_DONE
444 #define CHS0                 ADCON0_bits.CHS0
445 #define CHS1                 ADCON0_bits.CHS1
446 #define CHS2                 ADCON0_bits.CHS2
447 #define ADCS0                ADCON0_bits.ADCS0
448 #define ADCS1                ADCON0_bits.ADCS1
449
450 // ----- ADCON1 bits --------------------
451 typedef union {
452   struct {
453     unsigned char PCFG0:1;
454     unsigned char PCFG1:1;
455     unsigned char PCFG2:1;
456     unsigned char :1;
457     unsigned char :1;
458     unsigned char :1;
459     unsigned char :1;
460     unsigned char :1;
461   };
462 } __ADCON1_bits_t;
463 extern volatile __ADCON1_bits_t __at(ADCON1_ADDR) ADCON1_bits;
464
465 #define PCFG0                ADCON1_bits.PCFG0
466 #define PCFG1                ADCON1_bits.PCFG1
467 #define PCFG2                ADCON1_bits.PCFG2
468
469 // ----- CCP1CON bits --------------------
470 typedef union {
471   struct {
472     unsigned char CCP1M0:1;
473     unsigned char CCP1M1:1;
474     unsigned char CCP1M2:1;
475     unsigned char CCP1M3:1;
476     unsigned char DC1B0:1;
477     unsigned char DC1B1:1;
478     unsigned char :1;
479     unsigned char :1;
480   };
481 } __CCP1CON_bits_t;
482 extern volatile __CCP1CON_bits_t __at(CCP1CON_ADDR) CCP1CON_bits;
483
484 #define CCP1M0               CCP1CON_bits.CCP1M0
485 #define CCP1M1               CCP1CON_bits.CCP1M1
486 #define CCP1M2               CCP1CON_bits.CCP1M2
487 #define CCP1M3               CCP1CON_bits.CCP1M3
488 #define DC1B0                CCP1CON_bits.DC1B0
489 #define DC1B1                CCP1CON_bits.DC1B1
490
491 // ----- CCP2CON bits --------------------
492 typedef union {
493   struct {
494     unsigned char CCP2M0:1;
495     unsigned char CCP2M1:1;
496     unsigned char CCP2M2:1;
497     unsigned char CCP2M3:1;
498     unsigned char DC2B0:1;
499     unsigned char DC2B1:1;
500     unsigned char :1;
501     unsigned char :1;
502   };
503 } __CCP2CON_bits_t;
504 extern volatile __CCP2CON_bits_t __at(CCP2CON_ADDR) CCP2CON_bits;
505
506 #define CCP2M0               CCP2CON_bits.CCP2M0
507 #define CCP2M1               CCP2CON_bits.CCP2M1
508 #define CCP2M2               CCP2CON_bits.CCP2M2
509 #define CCP2M3               CCP2CON_bits.CCP2M3
510 #define DC2B0                CCP2CON_bits.DC2B0
511 #define DC2B1                CCP2CON_bits.DC2B1
512
513 // ----- INTCON bits --------------------
514 typedef union {
515   struct {
516     unsigned char RBIF:1;
517     unsigned char INTF:1;
518     unsigned char T0IF:1;
519     unsigned char RBIE:1;
520     unsigned char INTE:1;
521     unsigned char T0IE:1;
522     unsigned char PEIE:1;
523     unsigned char GIE:1;
524   };
525 } __INTCON_bits_t;
526 extern volatile __INTCON_bits_t __at(INTCON_ADDR) INTCON_bits;
527
528 #define RBIF                 INTCON_bits.RBIF
529 #define INTF                 INTCON_bits.INTF
530 #define T0IF                 INTCON_bits.T0IF
531 #define RBIE                 INTCON_bits.RBIE
532 #define INTE                 INTCON_bits.INTE
533 #define T0IE                 INTCON_bits.T0IE
534 #define PEIE                 INTCON_bits.PEIE
535 #define GIE                  INTCON_bits.GIE
536
537 // ----- OPTION_REG bits --------------------
538 typedef union {
539   struct {
540     unsigned char PS0:1;
541     unsigned char PS1:1;
542     unsigned char PS2:1;
543     unsigned char PSA:1;
544     unsigned char T0SE:1;
545     unsigned char T0CS:1;
546     unsigned char INTEDG:1;
547     unsigned char NOT_RBPU:1;
548   };
549 } __OPTION_REG_bits_t;
550 extern volatile __OPTION_REG_bits_t __at(OPTION_REG_ADDR) OPTION_REG_bits;
551
552 #define PS0                  OPTION_REG_bits.PS0
553 #define PS1                  OPTION_REG_bits.PS1
554 #define PS2                  OPTION_REG_bits.PS2
555 #define PSA                  OPTION_REG_bits.PSA
556 #define T0SE                 OPTION_REG_bits.T0SE
557 #define T0CS                 OPTION_REG_bits.T0CS
558 #define INTEDG               OPTION_REG_bits.INTEDG
559 #define NOT_RBPU             OPTION_REG_bits.NOT_RBPU
560
561 // ----- PCON bits --------------------
562 typedef union {
563   struct {
564     unsigned char NOT_BO:1;
565     unsigned char NOT_POR:1;
566     unsigned char :1;
567     unsigned char :1;
568     unsigned char :1;
569     unsigned char :1;
570     unsigned char :1;
571     unsigned char :1;
572   };
573   struct {
574     unsigned char NOT_BOR:1;
575     unsigned char :1;
576     unsigned char :1;
577     unsigned char :1;
578     unsigned char :1;
579     unsigned char :1;
580     unsigned char :1;
581     unsigned char :1;
582   };
583 } __PCON_bits_t;
584 extern volatile __PCON_bits_t __at(PCON_ADDR) PCON_bits;
585
586 #define NOT_BO               PCON_bits.NOT_BO
587 #define NOT_BOR              PCON_bits.NOT_BOR
588 #define NOT_POR              PCON_bits.NOT_POR
589
590 // ----- PIE1 bits --------------------
591 typedef union {
592   struct {
593     unsigned char TMR1IE:1;
594     unsigned char TMR2IE:1;
595     unsigned char CCP1IE:1;
596     unsigned char USBIE:1;
597     unsigned char TXIE:1;
598     unsigned char RCIE:1;
599     unsigned char ADIE:1;
600     unsigned char PSPIE:1;
601   };
602 } __PIE1_bits_t;
603 extern volatile __PIE1_bits_t __at(PIE1_ADDR) PIE1_bits;
604
605 #define TMR1IE               PIE1_bits.TMR1IE
606 #define TMR2IE               PIE1_bits.TMR2IE
607 #define CCP1IE               PIE1_bits.CCP1IE
608 #define USBIE                PIE1_bits.USBIE
609 #define TXIE                 PIE1_bits.TXIE
610 #define RCIE                 PIE1_bits.RCIE
611 #define ADIE                 PIE1_bits.ADIE
612 #define PSPIE                PIE1_bits.PSPIE
613
614 // ----- PIE2 bits --------------------
615 typedef union {
616   struct {
617     unsigned char CCP2IE:1;
618     unsigned char :1;
619     unsigned char :1;
620     unsigned char :1;
621     unsigned char :1;
622     unsigned char :1;
623     unsigned char :1;
624     unsigned char :1;
625   };
626 } __PIE2_bits_t;
627 extern volatile __PIE2_bits_t __at(PIE2_ADDR) PIE2_bits;
628
629 #define CCP2IE               PIE2_bits.CCP2IE
630
631 // ----- PIR1 bits --------------------
632 typedef union {
633   struct {
634     unsigned char TMR1IF:1;
635     unsigned char TMR2IF:1;
636     unsigned char CCP1IF:1;
637     unsigned char USBIF:1;
638     unsigned char TXIF:1;
639     unsigned char RCIF:1;
640     unsigned char ADIF:1;
641     unsigned char PSPIF:1;
642   };
643 } __PIR1_bits_t;
644 extern volatile __PIR1_bits_t __at(PIR1_ADDR) PIR1_bits;
645
646 #define TMR1IF               PIR1_bits.TMR1IF
647 #define TMR2IF               PIR1_bits.TMR2IF
648 #define CCP1IF               PIR1_bits.CCP1IF
649 #define USBIF                PIR1_bits.USBIF
650 #define TXIF                 PIR1_bits.TXIF
651 #define RCIF                 PIR1_bits.RCIF
652 #define ADIF                 PIR1_bits.ADIF
653 #define PSPIF                PIR1_bits.PSPIF
654
655 // ----- PIR2 bits --------------------
656 typedef union {
657   struct {
658     unsigned char CCP2IF:1;
659     unsigned char :1;
660     unsigned char :1;
661     unsigned char :1;
662     unsigned char :1;
663     unsigned char :1;
664     unsigned char :1;
665     unsigned char :1;
666   };
667 } __PIR2_bits_t;
668 extern volatile __PIR2_bits_t __at(PIR2_ADDR) PIR2_bits;
669
670 #define CCP2IF               PIR2_bits.CCP2IF
671
672 // ----- RCSTA bits --------------------
673 typedef union {
674   struct {
675     unsigned char RX9D:1;
676     unsigned char OERR:1;
677     unsigned char FERR:1;
678     unsigned char :1;
679     unsigned char CREN:1;
680     unsigned char SREN:1;
681     unsigned char RX9:1;
682     unsigned char SPEN:1;
683   };
684   struct {
685     unsigned char RCD8:1;
686     unsigned char :1;
687     unsigned char :1;
688     unsigned char :1;
689     unsigned char :1;
690     unsigned char :1;
691     unsigned char RC9:1;
692     unsigned char :1;
693   };
694   struct {
695     unsigned char :1;
696     unsigned char :1;
697     unsigned char :1;
698     unsigned char :1;
699     unsigned char :1;
700     unsigned char :1;
701     unsigned char NOT_RC8:1;
702     unsigned char :1;
703   };
704   struct {
705     unsigned char :1;
706     unsigned char :1;
707     unsigned char :1;
708     unsigned char :1;
709     unsigned char :1;
710     unsigned char :1;
711     unsigned char RC8_9:1;
712     unsigned char :1;
713   };
714 } __RCSTA_bits_t;
715 extern volatile __RCSTA_bits_t __at(RCSTA_ADDR) RCSTA_bits;
716
717 #define RX9D                 RCSTA_bits.RX9D
718 #define RCD8                 RCSTA_bits.RCD8
719 #define OERR                 RCSTA_bits.OERR
720 #define FERR                 RCSTA_bits.FERR
721 #define CREN                 RCSTA_bits.CREN
722 #define SREN                 RCSTA_bits.SREN
723 #define RX9                  RCSTA_bits.RX9
724 #define RC9                  RCSTA_bits.RC9
725 #define NOT_RC8              RCSTA_bits.NOT_RC8
726 #define RC8_9                RCSTA_bits.RC8_9
727 #define SPEN                 RCSTA_bits.SPEN
728
729 // ----- STATUS bits --------------------
730 typedef union {
731   struct {
732     unsigned char C:1;
733     unsigned char DC:1;
734     unsigned char Z:1;
735     unsigned char NOT_PD:1;
736     unsigned char NOT_TO:1;
737     unsigned char RP0:1;
738     unsigned char RP1:1;
739     unsigned char IRP:1;
740   };
741 } __STATUS_bits_t;
742 extern volatile __STATUS_bits_t __at(STATUS_ADDR) STATUS_bits;
743
744 #define C                    STATUS_bits.C
745 #define DC                   STATUS_bits.DC
746 #define Z                    STATUS_bits.Z
747 #define NOT_PD               STATUS_bits.NOT_PD
748 #define NOT_TO               STATUS_bits.NOT_TO
749 #define RP0                  STATUS_bits.RP0
750 #define RP1                  STATUS_bits.RP1
751 #define IRP                  STATUS_bits.IRP
752
753 // ----- T1CON bits --------------------
754 typedef union {
755   struct {
756     unsigned char TMR1ON:1;
757     unsigned char TMR1CS:1;
758     unsigned char NOT_T1SYNC:1;
759     unsigned char T1OSCEN:1;
760     unsigned char T1CKPS0:1;
761     unsigned char T1CKPS1:1;
762     unsigned char :1;
763     unsigned char :1;
764   };
765   struct {
766     unsigned char :1;
767     unsigned char :1;
768     unsigned char T1INSYNC:1;
769     unsigned char :1;
770     unsigned char :1;
771     unsigned char :1;
772     unsigned char :1;
773     unsigned char :1;
774   };
775 } __T1CON_bits_t;
776 extern volatile __T1CON_bits_t __at(T1CON_ADDR) T1CON_bits;
777
778 #define TMR1ON               T1CON_bits.TMR1ON
779 #define TMR1CS               T1CON_bits.TMR1CS
780 #define NOT_T1SYNC           T1CON_bits.NOT_T1SYNC
781 #define T1INSYNC             T1CON_bits.T1INSYNC
782 #define T1OSCEN              T1CON_bits.T1OSCEN
783 #define T1CKPS0              T1CON_bits.T1CKPS0
784 #define T1CKPS1              T1CON_bits.T1CKPS1
785
786 // ----- T2CON bits --------------------
787 typedef union {
788   struct {
789     unsigned char T2CKPS0:1;
790     unsigned char T2CKPS1:1;
791     unsigned char TMR2ON:1;
792     unsigned char TOUTPS0:1;
793     unsigned char TOUTPS1:1;
794     unsigned char TOUTPS2:1;
795     unsigned char TOUTPS3:1;
796     unsigned char :1;
797   };
798 } __T2CON_bits_t;
799 extern volatile __T2CON_bits_t __at(T2CON_ADDR) T2CON_bits;
800
801 #define T2CKPS0              T2CON_bits.T2CKPS0
802 #define T2CKPS1              T2CON_bits.T2CKPS1
803 #define TMR2ON               T2CON_bits.TMR2ON
804 #define TOUTPS0              T2CON_bits.TOUTPS0
805 #define TOUTPS1              T2CON_bits.TOUTPS1
806 #define TOUTPS2              T2CON_bits.TOUTPS2
807 #define TOUTPS3              T2CON_bits.TOUTPS3
808
809 // ----- TRISE bits --------------------
810 typedef union {
811   struct {
812     unsigned char TRISE0:1;
813     unsigned char TRISE1:1;
814     unsigned char TRISE2:1;
815     unsigned char :1;
816     unsigned char PSPMODE:1;
817     unsigned char IBOV:1;
818     unsigned char OBF:1;
819     unsigned char IBF:1;
820   };
821 } __TRISE_bits_t;
822 extern volatile __TRISE_bits_t __at(TRISE_ADDR) TRISE_bits;
823
824 #define TRISE0               TRISE_bits.TRISE0
825 #define TRISE1               TRISE_bits.TRISE1
826 #define TRISE2               TRISE_bits.TRISE2
827 #define PSPMODE              TRISE_bits.PSPMODE
828 #define IBOV                 TRISE_bits.IBOV
829 #define OBF                  TRISE_bits.OBF
830 #define IBF                  TRISE_bits.IBF
831
832 // ----- TXSTA bits --------------------
833 typedef union {
834   struct {
835     unsigned char TX9D:1;
836     unsigned char TRMT:1;
837     unsigned char BRGH:1;
838     unsigned char :1;
839     unsigned char SYNC:1;
840     unsigned char TXEN:1;
841     unsigned char TX9:1;
842     unsigned char CSRC:1;
843   };
844   struct {
845     unsigned char TXD8:1;
846     unsigned char :1;
847     unsigned char :1;
848     unsigned char :1;
849     unsigned char :1;
850     unsigned char :1;
851     unsigned char NOT_TX8:1;
852     unsigned char :1;
853   };
854   struct {
855     unsigned char :1;
856     unsigned char :1;
857     unsigned char :1;
858     unsigned char :1;
859     unsigned char :1;
860     unsigned char :1;
861     unsigned char TX8_9:1;
862     unsigned char :1;
863   };
864 } __TXSTA_bits_t;
865 extern volatile __TXSTA_bits_t __at(TXSTA_ADDR) TXSTA_bits;
866
867 #define TX9D                 TXSTA_bits.TX9D
868 #define TXD8                 TXSTA_bits.TXD8
869 #define TRMT                 TXSTA_bits.TRMT
870 #define BRGH                 TXSTA_bits.BRGH
871 #define SYNC                 TXSTA_bits.SYNC
872 #define TXEN                 TXSTA_bits.TXEN
873 #define TX9                  TXSTA_bits.TX9
874 #define NOT_TX8              TXSTA_bits.NOT_TX8
875 #define TX8_9                TXSTA_bits.TX8_9
876 #define CSRC                 TXSTA_bits.CSRC
877
878 // ----- UCTRL bits --------------------
879 typedef union {
880   struct {
881     unsigned char :1;
882     unsigned char SUSPND:1;
883     unsigned char RESUME:1;
884     unsigned char DEV_ATT:1;
885     unsigned char PKT_DIS:1;
886     unsigned char SE0:1;
887     unsigned char :1;
888     unsigned char :1;
889   };
890 } __UCTRL_bits_t;
891 extern volatile __UCTRL_bits_t __at(UCTRL_ADDR) UCTRL_bits;
892
893 #define SUSPND               UCTRL_bits.SUSPND
894 #define RESUME               UCTRL_bits.RESUME
895 #define DEV_ATT              UCTRL_bits.DEV_ATT
896 #define PKT_DIS              UCTRL_bits.PKT_DIS
897 #define SE0                  UCTRL_bits.SE0
898
899 // ----- UEIE bits --------------------
900 typedef union {
901   struct {
902     unsigned char PID_ERR:1;
903     unsigned char CRC5:1;
904     unsigned char CRC16:1;
905     unsigned char DFN8:1;
906     unsigned char BTO_ERR:1;
907     unsigned char WRT_ERR:1;
908     unsigned char OWN_ERR:1;
909     unsigned char BTS_ERR:1;
910   };
911 } __UEIE_bits_t;
912 extern volatile __UEIE_bits_t __at(UEIE_ADDR) UEIE_bits;
913
914 #define PID_ERR              UEIE_bits.PID_ERR
915 #define CRC5                 UEIE_bits.CRC5
916 #define CRC16                UEIE_bits.CRC16
917 #define DFN8                 UEIE_bits.DFN8
918 #define BTO_ERR              UEIE_bits.BTO_ERR
919 #define WRT_ERR              UEIE_bits.WRT_ERR
920 #define OWN_ERR              UEIE_bits.OWN_ERR
921 #define BTS_ERR              UEIE_bits.BTS_ERR
922
923 // ----- UEP2 bits --------------------
924 typedef union {
925   struct {
926     unsigned char EP_STALL:1;
927     unsigned char EP_IN_EN:1;
928     unsigned char EP_OUT_EN:1;
929     unsigned char EP_CTL_DIS:1;
930     unsigned char PID2:1;
931     unsigned char PID3:1;
932     unsigned char DATA01:1;
933     unsigned char UOWN:1;
934   };
935   struct {
936     unsigned char :1;
937     unsigned char :1;
938     unsigned char BSTALL:1;
939     unsigned char DTS:1;
940     unsigned char :1;
941     unsigned char :1;
942     unsigned char :1;
943     unsigned char OWN:1;
944   };
945   struct {
946     unsigned char :1;
947     unsigned char :1;
948     unsigned char PID0:1;
949     unsigned char PID1:1;
950     unsigned char :1;
951     unsigned char :1;
952     unsigned char :1;
953     unsigned char :1;
954   };
955 } __UEP2_bits_t;
956 extern volatile __UEP2_bits_t __at(UEP2_ADDR) UEP2_bits;
957
958 #define EP_STALL             UEP2_bits.EP_STALL
959 #define EP_IN_EN             UEP2_bits.EP_IN_EN
960 #define EP_OUT_EN            UEP2_bits.EP_OUT_EN
961 #define BSTALL               UEP2_bits.BSTALL
962 #define PID0                 UEP2_bits.PID0
963 #define EP_CTL_DIS           UEP2_bits.EP_CTL_DIS
964 #define DTS                  UEP2_bits.DTS
965 #define PID1                 UEP2_bits.PID1
966 #define PID2                 UEP2_bits.PID2
967 #define PID3                 UEP2_bits.PID3
968 #define DATA01               UEP2_bits.DATA01
969 #define UOWN                 UEP2_bits.UOWN
970 #define OWN                  UEP2_bits.OWN
971
972 // ----- UIE bits --------------------
973 typedef union {
974   struct {
975     unsigned char USB_RST:1;
976     unsigned char UERR:1;
977     unsigned char ACTIVITY:1;
978     unsigned char TOK_DNE:1;
979     unsigned char UIDLE:1;
980     unsigned char STALL:1;
981     unsigned char :1;
982     unsigned char :1;
983   };
984 } __UIE_bits_t;
985 extern volatile __UIE_bits_t __at(UIE_ADDR) UIE_bits;
986
987 #define USB_RST              UIE_bits.USB_RST
988 #define UERR                 UIE_bits.UERR
989 #define ACTIVITY             UIE_bits.ACTIVITY
990 #define TOK_DNE              UIE_bits.TOK_DNE
991 #define UIDLE                UIE_bits.UIDLE
992 #define STALL                UIE_bits.STALL
993
994 // ----- USTAT bits --------------------
995 typedef union {
996   struct {
997     unsigned char :1;
998     unsigned char :1;
999     unsigned char IN:1;
1000     unsigned char ENDP0:1;
1001     unsigned char ENDP1:1;
1002     unsigned char :1;
1003     unsigned char :1;
1004     unsigned char :1;
1005   };
1006 } __USTAT_bits_t;
1007 extern volatile __USTAT_bits_t __at(USTAT_ADDR) USTAT_bits;
1008
1009 #define IN                   USTAT_bits.IN
1010 #define ENDP0                USTAT_bits.ENDP0
1011 #define ENDP1                USTAT_bits.ENDP1
1012
1013 #endif