2d398be51a48ced9e594a59deac21b90f1cceac8
[fw/sdcc] / device / include / pic / pic12f629.h
1 //
2 // Register Declarations for Microchip 12F629 Processor
3 //
4 //
5 // This header file was automatically generated by:
6 //
7 //      inc2h.pl V4783
8 //
9 //      Copyright (c) 2002, Kevin L. Pauba, All Rights Reserved
10 //
11 //      SDCC is licensed under the GNU Public license (GPL) v2.  Note that
12 //      this license covers the code to the compiler and other executables,
13 //      but explicitly does not cover any code or objects generated by sdcc.
14 //      We have not yet decided on a license for the run time libraries, but
15 //      it will not put any requirements on code linked against it. See:
16 // 
17 //      http://www.gnu.org/copyleft/gpl/html
18 //
19 //      See http://sdcc.sourceforge.net/ for the latest information on sdcc.
20 //
21 // 
22 #ifndef P12F629_H
23 #define P12F629_H
24
25 //
26 // Register addresses.
27 //
28 #define INDF_ADDR       0x0000
29 #define TMR0_ADDR       0x0001
30 #define PCL_ADDR        0x0002
31 #define STATUS_ADDR     0x0003
32 #define FSR_ADDR        0x0004
33 #define GPIO_ADDR       0x0005
34 #define PCLATH_ADDR     0x000A
35 #define INTCON_ADDR     0x000B
36 #define PIR1_ADDR       0x000C
37 #define TMR1L_ADDR      0x000E
38 #define TMR1H_ADDR      0x000F
39 #define T1CON_ADDR      0x0010
40 #define CMCON_ADDR      0x0019
41 #define OPTION_REG_ADDR 0x0081
42 #define TRISIO_ADDR     0x0085
43 #define PIE1_ADDR       0x008C
44 #define PCON_ADDR       0x008E
45 #define OSCCAL_ADDR     0x0090
46 #define WPU_ADDR        0x0095
47 #define IOCB_ADDR       0x0096
48 #define IOC_ADDR        0x0096
49 #define VRCON_ADDR      0x0099
50 #define EEDATA_ADDR     0x009A
51 #define EEDAT_ADDR      0x009A
52 #define EEADR_ADDR      0x009B
53 #define EECON1_ADDR     0x009C
54 #define EECON2_ADDR     0x009D
55
56 //
57 // Memory organization.
58 //
59
60
61
62 //         LIST
63 // P12F629.INC  Standard Header File, Version 1.04    Microchip Technology, Inc.
64 //         NOLIST
65
66 // This header file defines configurations, registers, and other useful bits of
67 // information for the PIC12F629 microcontroller.  These names are taken to match 
68 // the data sheets as closely as possible.  
69
70 // Note that the processor must be selected before this file is 
71 // included.  The processor may be selected the following ways:
72
73 //       1. Command line switch:
74 //               C:\ MPASM MYFILE.ASM /PIC12F629
75 //       2. LIST directive in the source file
76 //               LIST   P=PIC12F629
77 //       3. Processor Type entry in the MPASM full-screen interface
78
79 //==========================================================================
80 //
81 //       Revision History
82 //
83 //==========================================================================
84 //1.04  07/01/02 Updated configuration bit names
85 //1.03  05/10/02 Added IOC register
86 //1.02  02/28/02 Updated per datasheet
87 //1.01  01/31/02 Updated per datasheet
88 //1.00   08/24/01 Original
89
90 //==========================================================================
91 //
92 //       Verify Processor
93 //
94 //==========================================================================
95
96 //        IFNDEF __12F629
97 //            MESSG "Processor-header file mismatch.  Verify selected processor."
98 //         ENDIF
99
100 //==========================================================================
101 //
102 //       Register Definitions
103 //
104 //==========================================================================
105
106 #define W                    0x0000
107 #define F                    0x0001
108
109 //----- Register Files------------------------------------------------------
110
111 extern __sfr  __at (INDF_ADDR)                    INDF;
112 extern __sfr  __at (TMR0_ADDR)                    TMR0;
113 extern __sfr  __at (PCL_ADDR)                     PCL;
114 extern __sfr  __at (STATUS_ADDR)                  STATUS;
115 extern __sfr  __at (FSR_ADDR)                     FSR;
116 extern __sfr  __at (GPIO_ADDR)                    GPIO;
117
118 extern __sfr  __at (PCLATH_ADDR)                  PCLATH;
119 extern __sfr  __at (INTCON_ADDR)                  INTCON;
120 extern __sfr  __at (PIR1_ADDR)                    PIR1;
121
122 extern __sfr  __at (TMR1L_ADDR)                   TMR1L;                
123 extern __sfr  __at (TMR1H_ADDR)                   TMR1H;                
124 extern __sfr  __at (T1CON_ADDR)                   T1CON;                
125
126 extern __sfr  __at (CMCON_ADDR)                   CMCON;                
127
128 extern __sfr  __at (OPTION_REG_ADDR)              OPTION_REG;
129
130 extern __sfr  __at (TRISIO_ADDR)                  TRISIO;
131
132 extern __sfr  __at (PIE1_ADDR)                    PIE1;
133
134 extern __sfr  __at (PCON_ADDR)                    PCON;
135
136 extern __sfr  __at (OSCCAL_ADDR)                  OSCCAL;
137
138 extern __sfr  __at (WPU_ADDR)                     WPU;
139 extern __sfr  __at (IOCB_ADDR)                    IOCB;
140 extern __sfr  __at (IOC_ADDR)                     IOC;
141
142 extern __sfr  __at (VRCON_ADDR)                   VRCON;
143 extern __sfr  __at (EEDATA_ADDR)                  EEDATA;       
144 extern __sfr  __at (EEDAT_ADDR)                   EEDAT;        
145 extern __sfr  __at (EEADR_ADDR)                   EEADR;        
146 extern __sfr  __at (EECON1_ADDR)                  EECON1;
147 extern __sfr  __at (EECON2_ADDR)                  EECON2;
148
149 //----- STATUS Bits --------------------------------------------------------
150
151
152 //----- GPIO Bits --------------------------------------------------------
153
154
155
156
157 //----- INTCON Bits --------------------------------------------------------
158
159
160 //----- PIR1 Bits ----------------------------------------------------------
161
162
163 //----- T1CON Bits ---------------------------------------------------------
164
165
166 //----- COMCON Bits --------------------------------------------------------
167
168
169 //----- OPTION Bits --------------------------------------------------------
170
171
172 //----- PIE1 Bits ----------------------------------------------------------
173
174
175 //----- PCON Bits ----------------------------------------------------------
176
177
178 //----- OSCCAL Bits --------------------------------------------------------
179
180
181 //----- IOCB Bits --------------------------------------------------------
182
183
184 //----- IOC Bits --------------------------------------------------------
185
186
187 //----- VRCON Bits ---------------------------------------------------------
188
189
190 //----- EECON1 -------------------------------------------------------------
191
192
193 //==========================================================================
194 //
195 //       RAM Definition
196 //
197 //==========================================================================
198
199 //         __MAXRAM H'FF'
200 //         __BADRAM H'06'-H'09', H'0D', H'11'-H'18', H'1A'-H'1F', H'60'-H'7F'
201 //         __BADRAM H'86'-H'89', H'8D', H'8F', H'91'-H'94', H'97'-H'98', H'9E'-H'9F', H'E0'-H'FF'
202
203 //==========================================================================
204 //
205 //       Configuration Bits
206 //
207 //==========================================================================
208
209 #define _CPD_ON              0x3EFF
210 #define _CPD_OFF             0x3FFF
211 #define _CP_ON               0x3F7F
212 #define _CP_OFF              0x3FFF
213 #define _BODEN_ON            0x3FFF
214 #define _BODEN_OFF           0x3FBF
215 #define _MCLRE_ON            0x3FFF
216 #define _MCLRE_OFF           0x3FDF
217 #define _PWRTE_OFF           0x3FFF
218 #define _PWRTE_ON            0x3FEF
219 #define _WDT_ON              0x3FFF
220 #define _WDT_OFF             0x3FF7
221 #define _LP_OSC              0x3FF8
222 #define _XT_OSC              0x3FF9
223 #define _HS_OSC              0x3FFA
224 #define _EC_OSC              0x3FFB
225 #define _INTRC_OSC_NOCLKOUT  0x3FFC
226 #define _INTRC_OSC_CLKOUT    0x3FFD
227 #define _EXTRC_OSC_NOCLKOUT  0x3FFE
228 #define _EXTRC_OSC_CLKOUT    0x3FFF
229
230 //         LIST
231
232 // ----- CMCON bits --------------------
233 typedef union {
234   struct {
235     unsigned char CM0:1;
236     unsigned char CM1:1;
237     unsigned char CM2:1;
238     unsigned char CIS:1;
239     unsigned char CINV:1;
240     unsigned char :1;
241     unsigned char COUT:1;
242     unsigned char :1;
243   };
244 } __CMCON_bits_t;
245 extern volatile __CMCON_bits_t __at(CMCON_ADDR) CMCON_bits;
246
247 #ifndef NO_BIT_DEFINES
248 #define CM0                  CMCON_bits.CM0
249 #define CM1                  CMCON_bits.CM1
250 #define CM2                  CMCON_bits.CM2
251 #define CIS                  CMCON_bits.CIS
252 #define CINV                 CMCON_bits.CINV
253 #define COUT                 CMCON_bits.COUT
254 #endif /* NO_BIT_DEFINES */
255
256 // ----- EECON1 bits --------------------
257 typedef union {
258   struct {
259     unsigned char RD:1;
260     unsigned char WR:1;
261     unsigned char WREN:1;
262     unsigned char WRERR:1;
263     unsigned char :1;
264     unsigned char :1;
265     unsigned char :1;
266     unsigned char :1;
267   };
268 } __EECON1_bits_t;
269 extern volatile __EECON1_bits_t __at(EECON1_ADDR) EECON1_bits;
270
271 #ifndef NO_BIT_DEFINES
272 #define RD                   EECON1_bits.RD
273 #define WR                   EECON1_bits.WR
274 #define WREN                 EECON1_bits.WREN
275 #define WRERR                EECON1_bits.WRERR
276 #endif /* NO_BIT_DEFINES */
277
278 // ----- GPIO bits --------------------
279 typedef union {
280   struct {
281     unsigned char GP0:1;
282     unsigned char GP1:1;
283     unsigned char GP2:1;
284     unsigned char GP3:1;
285     unsigned char GP4:1;
286     unsigned char GP5:1;
287     unsigned char :1;
288     unsigned char :1;
289   };
290   struct {
291     unsigned char GPIO0:1;
292     unsigned char GPIO1:1;
293     unsigned char GPIO2:1;
294     unsigned char GPIO3:1;
295     unsigned char GPIO4:1;
296     unsigned char GPIO5:1;
297     unsigned char :1;
298     unsigned char :1;
299   };
300 } __GPIO_bits_t;
301 extern volatile __GPIO_bits_t __at(GPIO_ADDR) GPIO_bits;
302
303 #ifndef NO_BIT_DEFINES
304 #define GP0                  GPIO_bits.GP0
305 #define GPIO0                GPIO_bits.GPIO0
306 #define GP1                  GPIO_bits.GP1
307 #define GPIO1                GPIO_bits.GPIO1
308 #define GP2                  GPIO_bits.GP2
309 #define GPIO2                GPIO_bits.GPIO2
310 #define GP3                  GPIO_bits.GP3
311 #define GPIO3                GPIO_bits.GPIO3
312 #define GP4                  GPIO_bits.GP4
313 #define GPIO4                GPIO_bits.GPIO4
314 #define GP5                  GPIO_bits.GP5
315 #define GPIO5                GPIO_bits.GPIO5
316 #endif /* NO_BIT_DEFINES */
317
318 // ----- INTCON bits --------------------
319 typedef union {
320   struct {
321     unsigned char GPIF:1;
322     unsigned char INTF:1;
323     unsigned char T0IF:1;
324     unsigned char GPIE:1;
325     unsigned char INTE:1;
326     unsigned char T0IE:1;
327     unsigned char PEIE:1;
328     unsigned char GIE:1;
329   };
330 } __INTCON_bits_t;
331 extern volatile __INTCON_bits_t __at(INTCON_ADDR) INTCON_bits;
332
333 #ifndef NO_BIT_DEFINES
334 #define GPIF                 INTCON_bits.GPIF
335 #define INTF                 INTCON_bits.INTF
336 #define T0IF                 INTCON_bits.T0IF
337 #define GPIE                 INTCON_bits.GPIE
338 #define INTE                 INTCON_bits.INTE
339 #define T0IE                 INTCON_bits.T0IE
340 #define PEIE                 INTCON_bits.PEIE
341 #define GIE                  INTCON_bits.GIE
342 #endif /* NO_BIT_DEFINES */
343
344 // ----- IOC bits --------------------
345 typedef union {
346   struct {
347     unsigned char IOC0:1;
348     unsigned char IOC1:1;
349     unsigned char IOC2:1;
350     unsigned char IOC3:1;
351     unsigned char IOC4:1;
352     unsigned char IOC5:1;
353     unsigned char :1;
354     unsigned char :1;
355   };
356 } __IOC_bits_t;
357 extern volatile __IOC_bits_t __at(IOC_ADDR) IOC_bits;
358
359 #ifndef NO_BIT_DEFINES
360 #define IOC0                 IOC_bits.IOC0
361 #define IOC1                 IOC_bits.IOC1
362 #define IOC2                 IOC_bits.IOC2
363 #define IOC3                 IOC_bits.IOC3
364 #define IOC4                 IOC_bits.IOC4
365 #define IOC5                 IOC_bits.IOC5
366 #endif /* NO_BIT_DEFINES */
367
368 // ----- IOCB bits --------------------
369 typedef union {
370   struct {
371     unsigned char IOCB0:1;
372     unsigned char IOCB1:1;
373     unsigned char IOCB2:1;
374     unsigned char IOCB3:1;
375     unsigned char IOCB4:1;
376     unsigned char IOCB5:1;
377     unsigned char :1;
378     unsigned char :1;
379   };
380 } __IOCB_bits_t;
381 extern volatile __IOCB_bits_t __at(IOCB_ADDR) IOCB_bits;
382
383 #ifndef NO_BIT_DEFINES
384 #define IOCB0                IOCB_bits.IOCB0
385 #define IOCB1                IOCB_bits.IOCB1
386 #define IOCB2                IOCB_bits.IOCB2
387 #define IOCB3                IOCB_bits.IOCB3
388 #define IOCB4                IOCB_bits.IOCB4
389 #define IOCB5                IOCB_bits.IOCB5
390 #endif /* NO_BIT_DEFINES */
391
392 // ----- OPTION_REG bits --------------------
393 typedef union {
394   struct {
395     unsigned char PS0:1;
396     unsigned char PS1:1;
397     unsigned char PS2:1;
398     unsigned char PSA:1;
399     unsigned char T0SE:1;
400     unsigned char T0CS:1;
401     unsigned char INTEDG:1;
402     unsigned char NOT_GPPU:1;
403   };
404 } __OPTION_REG_bits_t;
405 extern volatile __OPTION_REG_bits_t __at(OPTION_REG_ADDR) OPTION_REG_bits;
406
407 #ifndef NO_BIT_DEFINES
408 #define PS0                  OPTION_REG_bits.PS0
409 #define PS1                  OPTION_REG_bits.PS1
410 #define PS2                  OPTION_REG_bits.PS2
411 #define PSA                  OPTION_REG_bits.PSA
412 #define T0SE                 OPTION_REG_bits.T0SE
413 #define T0CS                 OPTION_REG_bits.T0CS
414 #define INTEDG               OPTION_REG_bits.INTEDG
415 #define NOT_GPPU             OPTION_REG_bits.NOT_GPPU
416 #endif /* NO_BIT_DEFINES */
417
418 // ----- OSCCAL bits --------------------
419 typedef union {
420   struct {
421     unsigned char :1;
422     unsigned char :1;
423     unsigned char CAL0:1;
424     unsigned char CAL1:1;
425     unsigned char CAL2:1;
426     unsigned char CAL3:1;
427     unsigned char CAL4:1;
428     unsigned char CAL5:1;
429   };
430 } __OSCCAL_bits_t;
431 extern volatile __OSCCAL_bits_t __at(OSCCAL_ADDR) OSCCAL_bits;
432
433 #ifndef NO_BIT_DEFINES
434 #define CAL0                 OSCCAL_bits.CAL0
435 #define CAL1                 OSCCAL_bits.CAL1
436 #define CAL2                 OSCCAL_bits.CAL2
437 #define CAL3                 OSCCAL_bits.CAL3
438 #define CAL4                 OSCCAL_bits.CAL4
439 #define CAL5                 OSCCAL_bits.CAL5
440 #endif /* NO_BIT_DEFINES */
441
442 // ----- PCON bits --------------------
443 typedef union {
444   struct {
445     unsigned char NOT_BOD:1;
446     unsigned char NOT_POR:1;
447     unsigned char :1;
448     unsigned char :1;
449     unsigned char :1;
450     unsigned char :1;
451     unsigned char :1;
452     unsigned char :1;
453   };
454 } __PCON_bits_t;
455 extern volatile __PCON_bits_t __at(PCON_ADDR) PCON_bits;
456
457 #ifndef NO_BIT_DEFINES
458 #define NOT_BOD              PCON_bits.NOT_BOD
459 #define NOT_POR              PCON_bits.NOT_POR
460 #endif /* NO_BIT_DEFINES */
461
462 // ----- PIE1 bits --------------------
463 typedef union {
464   struct {
465     unsigned char T1IE:1;
466     unsigned char :1;
467     unsigned char :1;
468     unsigned char CMIE:1;
469     unsigned char :1;
470     unsigned char :1;
471     unsigned char ADIE:1;
472     unsigned char EEIE:1;
473   };
474   struct {
475     unsigned char TMR1IE:1;
476     unsigned char :1;
477     unsigned char :1;
478     unsigned char :1;
479     unsigned char :1;
480     unsigned char :1;
481     unsigned char :1;
482     unsigned char :1;
483   };
484 } __PIE1_bits_t;
485 extern volatile __PIE1_bits_t __at(PIE1_ADDR) PIE1_bits;
486
487 #ifndef NO_BIT_DEFINES
488 #define T1IE                 PIE1_bits.T1IE
489 #define TMR1IE               PIE1_bits.TMR1IE
490 #define CMIE                 PIE1_bits.CMIE
491 #define ADIE                 PIE1_bits.ADIE
492 #define EEIE                 PIE1_bits.EEIE
493 #endif /* NO_BIT_DEFINES */
494
495 // ----- PIR1 bits --------------------
496 typedef union {
497   struct {
498     unsigned char T1IF:1;
499     unsigned char :1;
500     unsigned char :1;
501     unsigned char CMIF:1;
502     unsigned char :1;
503     unsigned char :1;
504     unsigned char ADIF:1;
505     unsigned char EEIF:1;
506   };
507   struct {
508     unsigned char TMR1IF:1;
509     unsigned char :1;
510     unsigned char :1;
511     unsigned char :1;
512     unsigned char :1;
513     unsigned char :1;
514     unsigned char :1;
515     unsigned char :1;
516   };
517 } __PIR1_bits_t;
518 extern volatile __PIR1_bits_t __at(PIR1_ADDR) PIR1_bits;
519
520 #ifndef NO_BIT_DEFINES
521 #define T1IF                 PIR1_bits.T1IF
522 #define TMR1IF               PIR1_bits.TMR1IF
523 #define CMIF                 PIR1_bits.CMIF
524 #define ADIF                 PIR1_bits.ADIF
525 #define EEIF                 PIR1_bits.EEIF
526 #endif /* NO_BIT_DEFINES */
527
528 // ----- STATUS bits --------------------
529 typedef union {
530   struct {
531     unsigned char C:1;
532     unsigned char DC:1;
533     unsigned char Z:1;
534     unsigned char NOT_PD:1;
535     unsigned char NOT_TO:1;
536     unsigned char RP0:1;
537     unsigned char RP1:1;
538     unsigned char IRP:1;
539   };
540 } __STATUS_bits_t;
541 extern volatile __STATUS_bits_t __at(STATUS_ADDR) STATUS_bits;
542
543 #ifndef NO_BIT_DEFINES
544 #define C                    STATUS_bits.C
545 #define DC                   STATUS_bits.DC
546 #define Z                    STATUS_bits.Z
547 #define NOT_PD               STATUS_bits.NOT_PD
548 #define NOT_TO               STATUS_bits.NOT_TO
549 #define RP0                  STATUS_bits.RP0
550 #define RP1                  STATUS_bits.RP1
551 #define IRP                  STATUS_bits.IRP
552 #endif /* NO_BIT_DEFINES */
553
554 // ----- T1CON bits --------------------
555 typedef union {
556   struct {
557     unsigned char TMR1ON:1;
558     unsigned char TMR1CS:1;
559     unsigned char NOT_T1SYNC:1;
560     unsigned char T1OSCEN:1;
561     unsigned char T1CKPS0:1;
562     unsigned char T1CKPS1:1;
563     unsigned char TMR1GE:1;
564     unsigned char :1;
565   };
566 } __T1CON_bits_t;
567 extern volatile __T1CON_bits_t __at(T1CON_ADDR) T1CON_bits;
568
569 #ifndef NO_BIT_DEFINES
570 #define TMR1ON               T1CON_bits.TMR1ON
571 #define TMR1CS               T1CON_bits.TMR1CS
572 #define NOT_T1SYNC           T1CON_bits.NOT_T1SYNC
573 #define T1OSCEN              T1CON_bits.T1OSCEN
574 #define T1CKPS0              T1CON_bits.T1CKPS0
575 #define T1CKPS1              T1CON_bits.T1CKPS1
576 #define TMR1GE               T1CON_bits.TMR1GE
577 #endif /* NO_BIT_DEFINES */
578
579 // ----- VRCON bits --------------------
580 typedef union {
581   struct {
582     unsigned char VR0:1;
583     unsigned char VR1:1;
584     unsigned char VR2:1;
585     unsigned char VR3:1;
586     unsigned char :1;
587     unsigned char VRR:1;
588     unsigned char :1;
589     unsigned char VREN:1;
590   };
591 } __VRCON_bits_t;
592 extern volatile __VRCON_bits_t __at(VRCON_ADDR) VRCON_bits;
593
594 #ifndef NO_BIT_DEFINES
595 #define VR0                  VRCON_bits.VR0
596 #define VR1                  VRCON_bits.VR1
597 #define VR2                  VRCON_bits.VR2
598 #define VR3                  VRCON_bits.VR3
599 #define VRR                  VRCON_bits.VRR
600 #define VREN                 VRCON_bits.VREN
601 #endif /* NO_BIT_DEFINES */
602
603 #endif