1 /*-------------------------------------------------------------------------
2 Register Declarations for the Cygnal/SiLabs C8051F04x Processor Range
4 Copyright (C) 2004 - Maarten Brock, sourceforge.brock@dse.nl
6 This library is free software; you can redistribute it and/or
7 modify it under the terms of the GNU Lesser General Public
8 License as published by the Free Software Foundation; either
9 version 2.1 of the License, or (at your option) any later version.
11 This library is distributed in the hope that it will be useful,
12 but WITHOUT ANY WARRANTY; without even the implied warranty of
13 MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE. See the GNU
14 Lesser General Public License for more details.
16 You should have received a copy of the GNU Lesser General Public
17 License along with this library; if not, write to the Free Software
18 Foundation, Inc., 59 Temple Place, Suite 330, Boston, MA 02111-1307 USA
19 -------------------------------------------------------------------------*/
28 __sfr __at 0x80 P0 ; /* PORT 0 */
29 __sfr __at 0x81 SP ; /* STACK POINTER */
30 __sfr __at 0x82 DPL ; /* DATA POINTER - LOW BYTE */
31 __sfr __at 0x83 DPH ; /* DATA POINTER - HIGH BYTE */
32 __sfr __at 0x84 SFRPAGE ; /* SFR PAGE SELECT */
33 __sfr __at 0x85 SFRNEXT ; /* SFR STACK NEXT PAGE */
34 __sfr __at 0x86 SFRLAST ; /* SFR STACK LAST PAGE */
35 __sfr __at 0x87 PCON ; /* POWER CONTROL */
36 __sfr __at 0x90 P1 ; /* PORT 1 */
37 __sfr __at 0xA0 P2 ; /* PORT 2 */
38 __sfr __at 0xA8 IE ; /* INTERRUPT ENABLE */
39 __sfr __at 0xB0 P3 ; /* PORT 3 */
40 __sfr __at 0xB8 IP ; /* INTERRUPT PRIORITY */
41 __sfr __at 0xD0 PSW ; /* PROGRAM STATUS WORD */
42 __sfr __at 0xE0 ACC ; /* ACCUMULATOR */
43 __sfr __at 0xE6 EIE1 ; /* EXTERNAL INTERRUPT ENABLE 1 */
44 __sfr __at 0xE7 EIE2 ; /* EXTERNAL INTERRUPT ENABLE 2 */
45 __sfr __at 0xF0 B ; /* B REGISTER */
46 __sfr __at 0xF6 EIP1 ; /* EXTERNAL INTERRUPT PRIORITY REGISTER 1 */
47 __sfr __at 0xF7 EIP2 ; /* EXTERNAL INTERRUPT PRIORITY REGISTER 2 */
48 __sfr __at 0xFF WDTCN ; /* WATCHDOG TIMER CONTROL */
51 __sfr __at 0x88 TCON ; /* TIMER CONTROL */
52 __sfr __at 0x89 TMOD ; /* TIMER MODE */
53 __sfr __at 0x8A TL0 ; /* TIMER 0 - LOW BYTE */
54 __sfr __at 0x8B TL1 ; /* TIMER 1 - LOW BYTE */
55 __sfr __at 0x8C TH0 ; /* TIMER 0 - HIGH BYTE */
56 __sfr __at 0x8D TH1 ; /* TIMER 1 - HIGH BYTE */
57 __sfr __at 0x8E CKCON ; /* TIMER 0/1 CLOCK CONTROL */
58 __sfr __at 0x8F PSCTL ; /* FLASH WRITE/ERASE CONTROL */
59 __sfr __at 0x91 SSTA0 ; /* UART 0 STATUS */
60 __sfr __at 0x98 SCON0 ; /* UART 0 CONTROL */
61 __sfr __at 0x98 SCON ; /* UART 0 CONTROL */
62 __sfr __at 0x99 SBUF0 ; /* UART 0 BUFFER */
63 __sfr __at 0x99 SBUF ; /* UART 0 BUFFER */
64 __sfr __at 0x9A SPI0CFG ; /* SPI 0 CONFIGURATION */
65 __sfr __at 0x9B SPI0DAT ; /* SPI 0 DATA */
66 __sfr __at 0x9D SPI0CKR ; /* SPI 0 CLOCK RATE CONTROL */
67 __sfr __at 0xA1 EMI0TC ; /* EMIF TIMING CONTROL */
68 __sfr __at 0xA2 EMI0CN ; /* EMIF CONTROL */
69 __sfr __at 0xA2 _XPAGE ; /* XDATA/PDATA PAGE */
70 __sfr __at 0xA3 EMI0CF ; /* EMIF CONFIGURATION */
71 __sfr __at 0xA9 SADDR0 ; /* UART 0 SLAVE ADDRESS */
72 __sfr __at 0xB7 FLSCL ; /* FLASH SCALE */
73 __sfr __at 0xB9 SADEN0 ; /* UART 0 SLAVE ADDRESS MASK */
74 __sfr __at 0xBA AMX0CF ; /* ADC 0 MUX CONFIGURATION */
75 __sfr __at 0xBB AMX0SL ; /* ADC 0 MUX CHANNEL SELECTION */
76 __sfr __at 0xBC ADC0CF ; /* ADC 0 CONFIGURATION */
77 __sfr __at 0xBD AMX0PRT ; /* ADC 0 PORT 3 I/O PIN SELECT */
78 __sfr __at 0xBE ADC0L ; /* ADC 0 DATA - LOW BYTE */
79 __sfr __at 0xBF ADC0H ; /* ADC 0 DATA - HIGH BYTE */
80 __sfr __at 0xC0 SMB0CN ; /* SMBUS 0 CONTROL */
81 __sfr __at 0xC1 SMB0STA ; /* SMBUS 0 STATUS */
82 __sfr __at 0xC2 SMB0DAT ; /* SMBUS 0 DATA */
83 __sfr __at 0xC3 SMB0ADR ; /* SMBUS 0 SLAVE ADDRESS */
84 __sfr __at 0xC4 ADC0GTL ; /* ADC 0 GREATER-THAN REGISTER - LOW BYTE */
85 __sfr __at 0xC5 ADC0GTH ; /* ADC 0 GREATER-THAN REGISTER - HIGH BYTE */
86 __sfr __at 0xC6 ADC0LTL ; /* ADC 0 LESS-THAN REGISTER - LOW BYTE */
87 __sfr __at 0xC7 ADC0LTH ; /* ADC 0 LESS-THAN REGISTER - HIGH BYTE */
88 __sfr __at 0xC8 TMR2CN ; /* TIMER 2 CONTROL */
89 __sfr __at 0xC9 TMR2CF ; /* TIMER 2 CONFIGURATION */
90 __sfr __at 0xCA RCAP2L ; /* TIMER 2 CAPTURE REGISTER - LOW BYTE */
91 __sfr __at 0xCB RCAP2H ; /* TIMER 2 CAPTURE REGISTER - HIGH BYTE */
92 __sfr __at 0xCC TMR2L ; /* TIMER 2 - LOW BYTE */
93 __sfr __at 0xCC TL2 ; /* TIMER 2 - LOW BYTE */
94 __sfr __at 0xCD TMR2H ; /* TIMER 2 - HIGH BYTE */
95 __sfr __at 0xCD TH2 ; /* TIMER 2 - HIGH BYTE */
96 __sfr __at 0xCF SMB0CR ; /* SMBUS 0 CLOCK RATE */
97 __sfr __at 0xD1 REF0CN ; /* VOLTAGE REFERENCE 0 CONTROL */
98 __sfr __at 0xD2 DAC0L ; /* DAC 0 REGISTER - LOW BYTE */
99 __sfr __at 0xD3 DAC0H ; /* DAC 0 REGISTER - HIGH BYTE */
100 __sfr __at 0xD4 DAC0CN ; /* DAC 0 CONTROL */
101 __sfr __at 0xD6 HVA0CN ; /* HIGH VOLTAGE DIFFERENTIAL AMP CONTROL */
102 __sfr __at 0xD8 PCA0CN ; /* PCA 0 COUNTER CONTROL */
103 __sfr __at 0xD9 PCA0MD ; /* PCA 0 COUNTER MODE */
104 __sfr __at 0xDA PCA0CPM0 ; /* PCA 0 MODULE 0 CONTROL */
105 __sfr __at 0xDB PCA0CPM1 ; /* PCA 0 MODULE 1 CONTROL */
106 __sfr __at 0xDC PCA0CPM2 ; /* PCA 0 MODULE 2 CONTROL */
107 __sfr __at 0xDD PCA0CPM3 ; /* PCA 0 MODULE 3 CONTROL */
108 __sfr __at 0xDE PCA0CPM4 ; /* PCA 0 MODULE 4 CONTROL */
109 __sfr __at 0xDF PCA0CPM5 ; /* PCA 0 MODULE 5 CONTROL */
110 __sfr __at 0xE1 PCA0CPL5 ; /* PCA 0 MODULE 5 CAPTURE/COMPARE - LOW BYTE */
111 __sfr __at 0xE2 PCA0CPH5 ; /* PCA 0 MODULE 5 CAPTURE/COMPARE - HIGH BYTE */
112 __sfr __at 0xE8 ADC0CN ; /* ADC 0 CONTROL */
113 __sfr __at 0xE9 PCA0CPL2 ; /* PCA 0 MODULE 2 CAPTURE/COMPARE - LOW BYTE */
114 __sfr __at 0xEA PCA0CPH2 ; /* PCA 0 MODULE 2 CAPTURE/COMPARE - HIGH BYTE */
115 __sfr __at 0xEB PCA0CPL3 ; /* PCA 0 MODULE 3 CAPTURE/COMPARE - LOW BYTE */
116 __sfr __at 0xEC PCA0CPH3 ; /* PCA 0 MODULE 3 CAPTURE/COMPARE - HIGH BYTE */
117 __sfr __at 0xED PCA0CPL4 ; /* PCA 0 MODULE 4 CAPTURE/COMPARE - LOW BYTE */
118 __sfr __at 0xEE PCA0CPH4 ; /* PCA 0 MODULE 4 CAPTURE/COMPARE - HIGH BYTE */
119 __sfr __at 0xEF RSTSRC ; /* RESET SOURCE */
120 __sfr __at 0xF8 SPI0CN ; /* SPI 0 CONTROL */
121 __sfr __at 0xF9 PCA0L ; /* PCA 0 TIMER - LOW BYTE */
122 __sfr __at 0xFA PCA0H ; /* PCA 0 TIMER - HIGH BYTE */
123 __sfr __at 0xFB PCA0CPL0 ; /* PCA 0 MODULE 0 CAPTURE/COMPARE - LOW BYTE */
124 __sfr __at 0xFC PCA0CPH0 ; /* PCA 0 MODULE 0 CAPTURE/COMPARE - HIGH BYTE */
125 __sfr __at 0xFD PCA0CPL1 ; /* PCA 0 MODULE 1 CAPTURE/COMPARE - LOW BYTE */
126 __sfr __at 0xFE PCA0CPH1 ; /* PCA 0 MODULE 1 CAPTURE/COMPARE - HIGH BYTE */
129 __sfr __at 0x88 CPT0CN ; /* COMPARATOR 0 CONTROL */
130 __sfr __at 0x89 CPT0MD ; /* COMPARATOR 0 CONFIGURATION */
131 __sfr __at 0x98 SCON1 ; /* UART 1 CONTROL */
132 __sfr __at 0x99 SBUF1 ; /* UART 1 BUFFER */
133 __sfr __at 0xC0 CAN0STA ; /* CAN 0 STATUS */
134 __sfr __at 0xC8 TMR3CN ; /* TIMER 3 CONTROL */
135 __sfr __at 0xC9 TMR3CF ; /* TIMER 3 CONFIGURATION */
136 __sfr __at 0xCA RCAP3L ; /* TIMER 3 CAPTURE REGISTER - LOW BYTE */
137 __sfr __at 0xCB RCAP3H ; /* TIMER 3 CAPTURE REGISTER - HIGH BYTE */
138 __sfr __at 0xCC TMR3L ; /* TIMER 3 - LOW BYTE */
139 __sfr __at 0xCD TMR3H ; /* TIMER 3 - HIGH BYTE */
140 __sfr __at 0xD2 DAC1L ; /* DAC 1 REGISTER - LOW BYTE */
141 __sfr __at 0xD3 DAC1H ; /* DAC 1 REGISTER - HIGH BYTE */
142 __sfr __at 0xD4 DAC1CN ; /* DAC 1 CONTROL */
143 __sfr __at 0xD8 CAN0DATL ; /* CAN 0 DATA REGISTER LOW */
144 __sfr __at 0xD9 CAN0DATH ; /* CAN 0 DATA REGISTER HIGH */
145 __sfr __at 0xDA CAN0ADR ; /* CAN 0 ADDRESS */
146 __sfr __at 0xDB CAN0TST ; /* CAN 0 TEST REGISTER */
147 __sfr __at 0xF8 CAN0CN ; /* CAN 0 CONTROL */
150 __sfr __at 0x88 CPT1CN ; /* COMPARATOR 1 CONTROL */
151 __sfr __at 0x89 CPT1MD ; /* COMPARATOR 1 CONFIGURATION */
152 __sfr __at 0xBA AMX2CF ; /* ADC 2 MUX CONFIGURATION */
153 __sfr __at 0xBB AMX2SL ; /* ADC 2 MUX CHANNEL SELECTION */
154 __sfr __at 0xBC ADC2CF ; /* ADC 2 CONFIGURATION */
155 __sfr __at 0xBE ADC2 ; /* ADC 2 DATA */
156 __sfr __at 0xC4 ADC2GT ; /* ADC 2 GREATER-THAN REGISTER */
157 __sfr __at 0xC6 ADC2LT ; /* ADC 2 LESS-THAN REGISTER */
158 __sfr __at 0xC8 TMR4CN ; /* TIMER 4 CONTROL */
159 __sfr __at 0xC9 TMR4CF ; /* TIMER 4 CONFIGURATION */
160 __sfr __at 0xCA RCAP4L ; /* TIMER 4 CAPTURE REGISTER - LOW BYTE */
161 __sfr __at 0xCB RCAP4H ; /* TIMER 4 CAPTURE REGISTER - HIGH BYTE */
162 __sfr __at 0xCC TMR4L ; /* TIMER 4 - LOW BYTE */
163 __sfr __at 0xCD TMR4H ; /* TIMER 4 - HIGH BYTE */
164 __sfr __at 0xE8 ADC2CN ; /* ADC 2 CONTROL */
167 __sfr __at 0x88 CPT2CN ; /* COMPARATOR 2 CONTROL */
168 __sfr __at 0x89 CPT2MD ; /* COMPARATOR 2 CONFIGURATION */
171 __sfr __at 0x8A OSCICN ; /* INTERNAL OSCILLATOR CONTROL */
172 __sfr __at 0x8B OSCICL ; /* INTERNAL OSCILLATOR CALIBRATION */
173 __sfr __at 0x8C OSCXCN ; /* EXTERNAL OSCILLATOR CONTROL */
174 __sfr __at 0x96 SFRPGCN ; /* SFR PAGE CONTROL */
175 __sfr __at 0x97 CLKSEL ; /* SYSTEM CLOCK SELECT */
176 __sfr __at 0x9C P4MDOUT ; /* PORT 4 OUTPUT MODE */
177 __sfr __at 0x9D P5MDOUT ; /* PORT 5 OUTPUT MODE */
178 __sfr __at 0x9E P6MDOUT ; /* PORT 6 OUTPUT MODE */
179 __sfr __at 0x9F P7MDOUT ; /* PORT 7 OUTPUT MODE */
180 __sfr __at 0xA4 P0MDOUT ; /* PORT 0 OUTPUT MODE */
181 __sfr __at 0xA5 P1MDOUT ; /* PORT 1 OUTPUT MODE */
182 __sfr __at 0xA6 P2MDOUT ; /* PORT 2 OUTPUT MODE CONFIGURATION */
183 __sfr __at 0xA7 P3MDOUT ; /* PORT 3 OUTPUT MODE CONFIGURATION */
184 __sfr __at 0xAD P1MDIN ; /* PORT 1 INPUT MODE */
185 __sfr __at 0xAE P2MDIN ; /* PORT 2 INPUT MODE */
186 __sfr __at 0xAF P3MDIN ; /* PORT 3 INPUT MODE */
187 __sfr __at 0xB7 FLACL ; /* FLASH ACCESS LIMIT */
188 __sfr __at 0xC8 P4 ; /* PORT 4 */
189 __sfr __at 0xD8 P5 ; /* PORT 5 */
190 __sfr __at 0xE1 XBR0 ; /* CROSSBAR CONFIGURATION REGISTER 0 */
191 __sfr __at 0xE2 XBR1 ; /* CROSSBAR CONFIGURATION REGISTER 1 */
192 __sfr __at 0xE3 XBR2 ; /* CROSSBAR CONFIGURATION REGISTER 2 */
193 __sfr __at 0xE4 XBR3 ; /* CROSSBAR CONFIGURATION REGISTER 3 */
194 __sfr __at 0xE8 P6 ; /* PORT 6 */
195 __sfr __at 0xF8 P7 ; /* PORT 7 */
201 __sbit __at 0x80 P0_0 ;
202 __sbit __at 0x81 P0_1 ;
203 __sbit __at 0x82 P0_2 ;
204 __sbit __at 0x83 P0_3 ;
205 __sbit __at 0x84 P0_4 ;
206 __sbit __at 0x85 P0_5 ;
207 __sbit __at 0x86 P0_6 ;
208 __sbit __at 0x87 P0_7 ;
211 __sbit __at 0x88 IT0 ; /* EXT. INTERRUPT 0 TYPE */
212 __sbit __at 0x89 IE0 ; /* EXT. INTERRUPT 0 EDGE FLAG */
213 __sbit __at 0x8A IT1 ; /* EXT. INTERRUPT 1 TYPE */
214 __sbit __at 0x8B IE1 ; /* EXT. INTERRUPT 1 EDGE FLAG */
215 __sbit __at 0x8C TR0 ; /* TIMER 0 ON/OFF CONTROL */
216 __sbit __at 0x8D TF0 ; /* TIMER 0 OVERFLOW FLAG */
217 __sbit __at 0x8E TR1 ; /* TIMER 1 ON/OFF CONTROL */
218 __sbit __at 0x8F TF1 ; /* TIMER 1 OVERFLOW FLAG */
221 __sbit __at 0x88 CP0HYN0 ; /* COMPARATOR 0 NEGATIVE HYSTERESIS 0 */
222 __sbit __at 0x89 CP0HYN1 ; /* COMPARATOR 0 NEGATIVE HYSTERESIS 1 */
223 __sbit __at 0x8A CP0HYP0 ; /* COMPARATOR 0 POSITIVE HYSTERESIS 0 */
224 __sbit __at 0x8B CP0HYP1 ; /* COMPARATOR 0 POSITIVE HYSTERESIS 1 */
225 __sbit __at 0x8C CP0FIF ; /* COMPARATOR 0 FALLING EDGE INTERRUPT */
226 __sbit __at 0x8D CP0RIF ; /* COMPARATOR 0 RISING EDGE INTERRUPT */
227 __sbit __at 0x8E CP0OUT ; /* COMPARATOR 0 OUTPUT */
228 __sbit __at 0x8F CP0EN ; /* COMPARATOR 0 ENABLE */
231 __sbit __at 0x88 CP1HYN0 ; /* COMPARATOR 1 NEGATIVE HYSTERESIS 0 */
232 __sbit __at 0x89 CP1HYN1 ; /* COMPARATOR 1 NEGATIVE HYSTERESIS 1 */
233 __sbit __at 0x8A CP1HYP0 ; /* COMPARATOR 1 POSITIVE HYSTERESIS 0 */
234 __sbit __at 0x8B CP1HYP1 ; /* COMPARATOR 1 POSITIVE HYSTERESIS 1 */
235 __sbit __at 0x8C CP1FIF ; /* COMPARATOR 1 FALLING EDGE INTERRUPT */
236 __sbit __at 0x8D CP1RIF ; /* COMPARATOR 1 RISING EDGE INTERRUPT */
237 __sbit __at 0x8E CP1OUT ; /* COMPARATOR 1 OUTPUT */
238 __sbit __at 0x8F CP1EN ; /* COMPARATOR 1 ENABLE */
241 __sbit __at 0x88 CP2HYN0 ; /* COMPARATOR 2 NEGATIVE HYSTERESIS 0 */
242 __sbit __at 0x89 CP2HYN1 ; /* COMPARATOR 2 NEGATIVE HYSTERESIS 1 */
243 __sbit __at 0x8A CP2HYP0 ; /* COMPARATOR 2 POSITIVE HYSTERESIS 0 */
244 __sbit __at 0x8B CP2HYP1 ; /* COMPARATOR 2 POSITIVE HYSTERESIS 1 */
245 __sbit __at 0x8C CP2FIF ; /* COMPARATOR 2 FALLING EDGE INTERRUPT */
246 __sbit __at 0x8D CP2RIF ; /* COMPARATOR 2 RISING EDGE INTERRUPT */
247 __sbit __at 0x8E CP2OUT ; /* COMPARATOR 2 OUTPUT */
248 __sbit __at 0x8F CP2EN ; /* COMPARATOR 2 ENABLE */
251 __sbit __at 0x90 P1_0 ;
252 __sbit __at 0x91 P1_1 ;
253 __sbit __at 0x92 P1_2 ;
254 __sbit __at 0x93 P1_3 ;
255 __sbit __at 0x94 P1_4 ;
256 __sbit __at 0x95 P1_5 ;
257 __sbit __at 0x96 P1_6 ;
258 __sbit __at 0x97 P1_7 ;
261 __sbit __at 0x98 RI0 ; /* UART 0 RX INTERRUPT FLAG */
262 __sbit __at 0x98 RI ; /* UART 0 RX INTERRUPT FLAG */
263 __sbit __at 0x99 TI0 ; /* UART 0 TX INTERRUPT FLAG */
264 __sbit __at 0x99 TI ; /* UART 0 TX INTERRUPT FLAG */
265 __sbit __at 0x9A RB80 ; /* UART 0 RX BIT 8 */
266 __sbit __at 0x9B TB80 ; /* UART 0 TX BIT 8 */
267 __sbit __at 0x9C REN0 ; /* UART 0 RX ENABLE */
268 __sbit __at 0x9C REN ; /* UART 0 RX ENABLE */
269 __sbit __at 0x9D SM20 ; /* UART 0 MULTIPROCESSOR EN */
270 __sbit __at 0x9E SM10 ; /* UART 0 MODE 1 */
271 __sbit __at 0x9F SM00 ; /* UART 0 MODE 0 */
274 __sbit __at 0x98 RI1 ; /* UART 1 RX INTERRUPT FLAG */
275 __sbit __at 0x99 TI1 ; /* UART 1 TX INTERRUPT FLAG */
276 __sbit __at 0x9A RB81 ; /* UART 1 RX BIT 8 */
277 __sbit __at 0x9B TB81 ; /* UART 1 TX BIT 8 */
278 __sbit __at 0x9C REN1 ; /* UART 1 RX ENABLE */
279 __sbit __at 0x9D MCE1 ; /* UART 1 MCE */
280 __sbit __at 0x9F S1MODE ; /* UART 1 MODE */
283 __sbit __at 0xA0 P2_0 ;
284 __sbit __at 0xA1 P2_1 ;
285 __sbit __at 0xA2 P2_2 ;
286 __sbit __at 0xA3 P2_3 ;
287 __sbit __at 0xA4 P2_4 ;
288 __sbit __at 0xA5 P2_5 ;
289 __sbit __at 0xA6 P2_6 ;
290 __sbit __at 0xA7 P2_7 ;
293 __sbit __at 0xA8 EX0 ; /* EXTERNAL INTERRUPT 0 ENABLE */
294 __sbit __at 0xA9 ET0 ; /* TIMER 0 INTERRUPT ENABLE */
295 __sbit __at 0xAA EX1 ; /* EXTERNAL INTERRUPT 1 ENABLE */
296 __sbit __at 0xAB ET1 ; /* TIMER 1 INTERRUPT ENABLE */
297 __sbit __at 0xAC ES0 ; /* UART0 INTERRUPT ENABLE */
298 __sbit __at 0xAC ES ; /* UART0 INTERRUPT ENABLE */
299 __sbit __at 0xAD ET2 ; /* TIMER 2 INTERRUPT ENABLE */
300 __sbit __at 0xAF EA ; /* GLOBAL INTERRUPT ENABLE */
303 __sbit __at 0xB0 P3_0 ;
304 __sbit __at 0xB1 P3_1 ;
305 __sbit __at 0xB2 P3_2 ;
306 __sbit __at 0xB3 P3_3 ;
307 __sbit __at 0xB4 P3_4 ;
308 __sbit __at 0xB5 P3_5 ;
309 __sbit __at 0xB6 P3_6 ;
310 __sbit __at 0xB7 P3_7 ;
313 __sbit __at 0xB8 PX0 ; /* EXTERNAL INTERRUPT 0 PRIORITY */
314 __sbit __at 0xB9 PT0 ; /* TIMER 0 PRIORITY */
315 __sbit __at 0xBA PX1 ; /* EXTERNAL INTERRUPT 1 PRIORITY */
316 __sbit __at 0xBB PT1 ; /* TIMER 1 PRIORITY */
317 __sbit __at 0xBC PS ; /* SERIAL PORT PRIORITY */
318 __sbit __at 0xBD PT2 ; /* TIMER 2 PRIORITY */
321 __sbit __at 0xC0 SMBTOE ; /* SMBUS 0 TIMEOUT ENABLE */
322 __sbit __at 0xC1 SMBFTE ; /* SMBUS 0 FREE TIMER ENABLE */
323 __sbit __at 0xC2 AA ; /* SMBUS 0 ASSERT/ACKNOWLEDGE FLAG */
324 __sbit __at 0xC3 SI ; /* SMBUS 0 INTERRUPT PENDING FLAG */
325 __sbit __at 0xC4 STO ; /* SMBUS 0 STOP FLAG */
326 __sbit __at 0xC5 STA ; /* SMBUS 0 START FLAG */
327 __sbit __at 0xC6 ENSMB ; /* SMBUS 0 ENABLE */
328 __sbit __at 0xC7 BUSY ; /* SMBUS 0 BUSY */
331 __sbit __at 0xC3 CANTXOK ; /* CAN TRANSMITTED A MESSAGE SUCCESSFULLY */
332 __sbit __at 0xC4 CANRXOK ; /* CAN RECEIVED A MESSAGE SUCCESSFULLY */
333 __sbit __at 0xC5 CANEPASS; /* CAN ERROR PASSIVE */
334 __sbit __at 0xC6 CANEWARN; /* CAN WARNING STATUS */
335 __sbit __at 0xC7 CANBOFF ; /* CAN BUSOFF STATUS */
338 __sbit __at 0xC8 CPRL2 ; /* TIMER 2 CAPTURE SELECT */
339 __sbit __at 0xC9 CT2 ; /* TIMER 2 COUNTER SELECT */
340 __sbit __at 0xCA TR2 ; /* TIMER 2 ON/OFF CONTROL */
341 __sbit __at 0xCB EXEN2 ; /* TIMER 2 EXTERNAL ENABLE FLAG */
342 __sbit __at 0xCE EXF2 ; /* TIMER 2 EXTERNAL FLAG */
343 __sbit __at 0xCF TF2 ; /* TIMER 2 OVERFLOW FLAG */
346 __sbit __at 0xC8 CPRL3 ; /* TIMER 3 CAPTURE SELECT */
347 __sbit __at 0xC9 CT3 ; /* TIMER 3 COUNTER SELECT */
348 __sbit __at 0xCA TR3 ; /* TIMER 3 ON/OFF CONTROL */
349 __sbit __at 0xCB EXEN3 ; /* TIMER 3 EXTERNAL ENABLE FLAG */
350 __sbit __at 0xCE EXF3 ; /* TIMER 3 EXTERNAL FLAG */
351 __sbit __at 0xCF TF3 ; /* TIMER 3 OVERFLOW FLAG */
354 __sbit __at 0xC8 CPRL4 ; /* TIMER 4 CAPTURE SELECT */
355 __sbit __at 0xC9 CT4 ; /* TIMER 4 COUNTER SELECT */
356 __sbit __at 0xCA TR4 ; /* TIMER 4 ON/OFF CONTROL */
357 __sbit __at 0xCB EXEN4 ; /* TIMER 4 EXTERNAL ENABLE FLAG */
358 __sbit __at 0xCE EXF4 ; /* TIMER 4 EXTERNAL FLAG */
359 __sbit __at 0xCF TF4 ; /* TIMER 4 OVERFLOW FLAG */
362 __sbit __at 0xC8 P4_0 ;
363 __sbit __at 0xC9 P4_1 ;
364 __sbit __at 0xCA P4_2 ;
365 __sbit __at 0xCB P4_3 ;
366 __sbit __at 0xCC P4_4 ;
367 __sbit __at 0xCD P4_5 ;
368 __sbit __at 0xCE P4_6 ;
369 __sbit __at 0xCF P4_7 ;
372 __sbit __at 0xD0 P ; /* ACCUMULATOR PARITY FLAG */
373 __sbit __at 0xD1 F1 ; /* USER FLAG 1 */
374 __sbit __at 0xD2 OV ; /* OVERFLOW FLAG */
375 __sbit __at 0xD3 RS0 ; /* REGISTER BANK SELECT 0 */
376 __sbit __at 0xD4 RS1 ; /* REGISTER BANK SELECT 1 */
377 __sbit __at 0xD5 F0 ; /* USER FLAG 0 */
378 __sbit __at 0xD6 AC ; /* AUXILIARY CARRY FLAG */
379 __sbit __at 0xD7 CY ; /* CARRY FLAG */
382 __sbit __at 0xD8 CCF0 ; /* PCA 0 MODULE 0 INTERRUPT FLAG */
383 __sbit __at 0xD9 CCF1 ; /* PCA 0 MODULE 1 INTERRUPT FLAG */
384 __sbit __at 0xDA CCF2 ; /* PCA 0 MODULE 2 INTERRUPT FLAG */
385 __sbit __at 0xDB CCF3 ; /* PCA 0 MODULE 3 INTERRUPT FLAG */
386 __sbit __at 0xDC CCF4 ; /* PCA 0 MODULE 4 INTERRUPT FLAG */
387 __sbit __at 0xDD CCF5 ; /* PCA 0 MODULE 5 INTERRUPT FLAG */
388 __sbit __at 0xDE CR ; /* PCA 0 COUNTER RUN CONTROL BIT */
389 __sbit __at 0xDF CF ; /* PCA 0 COUNTER OVERFLOW FLAG */
392 __sbit __at 0xD8 P5_0 ;
393 __sbit __at 0xD9 P5_1 ;
394 __sbit __at 0xDA P5_2 ;
395 __sbit __at 0xDB P5_3 ;
396 __sbit __at 0xDC P5_4 ;
397 __sbit __at 0xDD P5_5 ;
398 __sbit __at 0xDE P5_6 ;
399 __sbit __at 0xDF P5_7 ;
402 __sbit __at 0xE8 AD0LJST ; /* ADC 0 RIGHT JUSTIFY DATA BIT */
403 __sbit __at 0xE9 AD0WINT ; /* ADC 0 WINDOW INTERRUPT FLAG */
404 __sbit __at 0xEA AD0CM0 ; /* ADC 0 CONVERT START MODE BIT 0 */
405 __sbit __at 0xEB AD0CM1 ; /* ADC 0 CONVERT START MODE BIT 1 */
406 __sbit __at 0xEC AD0BUSY ; /* ADC 0 BUSY FLAG */
407 __sbit __at 0xED AD0INT ; /* ADC 0 EOC INTERRUPT FLAG */
408 __sbit __at 0xEE AD0TM ; /* ADC 0 TRACK MODE */
409 __sbit __at 0xEF AD0EN ; /* ADC 0 ENABLE */
412 __sbit __at 0xE8 AD2WINT ; /* ADC 2 WINDOW INTERRUPT FLAG */
413 __sbit __at 0xE9 AD2CM0 ; /* ADC 2 CONVERT START MODE BIT 0 */
414 __sbit __at 0xEA AD2CM1 ; /* ADC 2 CONVERT START MODE BIT 1 */
415 __sbit __at 0xEB AD2CM2 ; /* ADC 2 CONVERT START MODE BIT 2 */
416 __sbit __at 0xEC AD2BUSY ; /* ADC 2 BUSY FLAG */
417 __sbit __at 0xED AD2INT ; /* ADC 2 EOC INTERRUPT FLAG */
418 __sbit __at 0xEE AD2TM ; /* ADC 2 TRACK MODE */
419 __sbit __at 0xEF AD2EN ; /* ADC 2 ENABLE */
422 __sbit __at 0xE8 P6_0 ;
423 __sbit __at 0xE9 P6_1 ;
424 __sbit __at 0xEA P6_2 ;
425 __sbit __at 0xEB P6_3 ;
426 __sbit __at 0xEC P6_4 ;
427 __sbit __at 0xED P6_5 ;
428 __sbit __at 0xEE P6_6 ;
429 __sbit __at 0xEF P6_7 ;
432 __sbit __at 0xF8 SPIEN ; /* SPI 0 SPI ENABLE */
433 __sbit __at 0xF9 TXBMT ; /* SPI 0 TX BUFFER EMPTY FLAG */
434 __sbit __at 0xFA NSSMD0 ; /* SPI 0 SLAVE SELECT MODE 0 */
435 __sbit __at 0xFB NSSMD1 ; /* SPI 0 SLAVE SELECT MODE 1 */
436 __sbit __at 0xFC RXOVRN ; /* SPI 0 RX OVERRUN FLAG */
437 __sbit __at 0xFD MODF ; /* SPI 0 MODE FAULT FLAG */
438 __sbit __at 0xFE WCOL ; /* SPI 0 WRITE COLLISION FLAG */
439 __sbit __at 0xFF SPIF ; /* SPI 0 INTERRUPT FLAG */
442 __sbit __at 0xF8 CANINIT ; /* CAN INITIALIZATION */
443 __sbit __at 0xF9 CANIE ; /* CAN MODULE INTERRUPT ENABLE */
444 __sbit __at 0xFA CANSIE ; /* CAN STATUS CHANGE INTERRUPT ENABLE */
445 __sbit __at 0xFB CANEIE ; /* CAN ERROR INTERRUPT ENABLE */
446 __sbit __at 0xFC CANIF ; /* CAN INTERRUPT FLAG */
447 __sbit __at 0xFD CANDAR ; /* CAN DISABLE AUTOMATIC RETRANSMISSION */
448 __sbit __at 0xFE CANCCE ; /* CAN CONFIGURATION CHANGE ENABLE */
449 __sbit __at 0xFF CANTEST ; /* CAN TEST MODE ENABLE */
452 __sbit __at 0xF8 P7_0 ;
453 __sbit __at 0xF9 P7_1 ;
454 __sbit __at 0xFA P7_2 ;
455 __sbit __at 0xFB P7_3 ;
456 __sbit __at 0xFC P7_4 ;
457 __sbit __at 0xFD P7_5 ;
458 __sbit __at 0xFE P7_6 ;
459 __sbit __at 0xFF P7_7 ;
462 /* Predefined SFR Bit Masks */
464 #define IDLE 0x01 /* PCON */
465 #define STOP 0x02 /* PCON */
466 #define ECCF 0x01 /* PCA0CPMn */
467 #define PWM 0x02 /* PCA0CPMn */
468 #define TOG 0x04 /* PCA0CPMn */
469 #define MAT 0x08 /* PCA0CPMn */
470 #define CAPN 0x10 /* PCA0CPMn */
471 #define CAPP 0x20 /* PCA0CPMn */
472 #define ECOM 0x40 /* PCA0CPMn */
473 #define PWM16 0x80 /* PCA0CPMn */
474 #define PORSF 0x02 /* RSTSRC */
475 #define SWRSF 0x10 /* RSTSRC */
478 /* SFR PAGE DEFINITIONS */
480 #define CONFIG_PAGE 0x0F /* SYSTEM AND PORT CONFIGURATION PAGE */
481 #define LEGACY_PAGE 0x00 /* LEGACY SFR PAGE */
482 #define TIMER01_PAGE 0x00 /* TIMER 0 AND TIMER 1 */
483 #define CPT0_PAGE 0x01 /* COMPARATOR 0 */
484 #define CPT1_PAGE 0x02 /* COMPARATOR 1 */
485 #define CPT2_PAGE 0x03 /* COMPARATOR 2 */
486 #define UART0_PAGE 0x00 /* UART 0 */
487 #define UART1_PAGE 0x01 /* UART 1 */
488 #define SPI0_PAGE 0x00 /* SPI 0 */
489 #define EMI0_PAGE 0x00 /* EXTERNAL MEMORY INTERFACE */
490 #define ADC0_PAGE 0x00 /* ADC 0 */
491 #define ADC2_PAGE 0x02 /* ADC 2 */
492 #define SMB0_PAGE 0x00 /* SMBUS 0 */
493 #define TMR2_PAGE 0x00 /* TIMER 2 */
494 #define TMR3_PAGE 0x01 /* TIMER 3 */
495 #define TMR4_PAGE 0x02 /* TIMER 4 */
496 #define DAC0_PAGE 0x00 /* DAC 0 */
497 #define DAC1_PAGE 0x01 /* DAC 1 */
498 #define PCA0_PAGE 0x00 /* PCA 0 */
499 #define CAN0_PAGE 0x01 /* CAN 0 */