* .version: bumped version to 2.5.6 (pic14 ABI changed)
[fw/sdcc] / device / include / pic / pic16f877.h
1 //
2 // Register Declarations for Microchip 16F877 Processor
3 //
4 //
5 // This header file was automatically generated by:
6 //
7 //      inc2h.pl V1.6
8 //
9 //      Copyright (c) 2002, Kevin L. Pauba, All Rights Reserved
10 //
11 //      SDCC is licensed under the GNU Public license (GPL) v2.  Note that
12 //      this license covers the code to the compiler and other executables,
13 //      but explicitly does not cover any code or objects generated by sdcc.
14 //      We have not yet decided on a license for the run time libraries, but
15 //      it will not put any requirements on code linked against it. See:
16 // 
17 //      http://www.gnu.org/copyleft/gpl/html
18 //
19 //      See http://sdcc.sourceforge.net/ for the latest information on sdcc.
20 //
21 // 
22 #ifndef P16F877_H
23 #define P16F877_H
24
25 //
26 // Register addresses.
27 //
28 #define INDF_ADDR       0x0000
29 #define TMR0_ADDR       0x0001
30 #define PCL_ADDR        0x0002
31 #define STATUS_ADDR     0x0003
32 #define FSR_ADDR        0x0004
33 #define PORTA_ADDR      0x0005
34 #define PORTB_ADDR      0x0006
35 #define PORTC_ADDR      0x0007
36 #define PORTD_ADDR      0x0008
37 #define PORTE_ADDR      0x0009
38 #define PCLATH_ADDR     0x000A
39 #define INTCON_ADDR     0x000B
40 #define PIR1_ADDR       0x000C
41 #define PIR2_ADDR       0x000D
42 #define TMR1L_ADDR      0x000E
43 #define TMR1H_ADDR      0x000F
44 #define T1CON_ADDR      0x0010
45 #define TMR2_ADDR       0x0011
46 #define T2CON_ADDR      0x0012
47 #define SSPBUF_ADDR     0x0013
48 #define SSPCON_ADDR     0x0014
49 #define CCPR1L_ADDR     0x0015
50 #define CCPR1H_ADDR     0x0016
51 #define CCP1CON_ADDR    0x0017
52 #define RCSTA_ADDR      0x0018
53 #define TXREG_ADDR      0x0019
54 #define RCREG_ADDR      0x001A
55 #define CCPR2L_ADDR     0x001B
56 #define CCPR2H_ADDR     0x001C
57 #define CCP2CON_ADDR    0x001D
58 #define ADRESH_ADDR     0x001E
59 #define ADCON0_ADDR     0x001F
60 #define OPTION_REG_ADDR 0x0081
61 #define TRISA_ADDR      0x0085
62 #define TRISB_ADDR      0x0086
63 #define TRISC_ADDR      0x0087
64 #define TRISD_ADDR      0x0088
65 #define TRISE_ADDR      0x0089
66 #define PIE1_ADDR       0x008C
67 #define PIE2_ADDR       0x008D
68 #define PCON_ADDR       0x008E
69 #define SSPCON2_ADDR    0x0091
70 #define PR2_ADDR        0x0092
71 #define SSPADD_ADDR     0x0093
72 #define SSPSTAT_ADDR    0x0094
73 #define TXSTA_ADDR      0x0098
74 #define SPBRG_ADDR      0x0099
75 #define ADRESL_ADDR     0x009E
76 #define ADCON1_ADDR     0x009F
77 #define EEDATA_ADDR     0x010C
78 #define EEADR_ADDR      0x010D
79 #define EEDATH_ADDR     0x010E
80 #define EEADRH_ADDR     0x010F
81 #define EECON1_ADDR     0x018C
82 #define EECON2_ADDR     0x018D
83
84 //
85 // Memory organization.
86 //
87
88 #pragma memmap INDF_ADDR INDF_ADDR SFR 0x000    // INDF
89 #pragma memmap TMR0_ADDR TMR0_ADDR SFR 0x000    // TMR0
90 #pragma memmap PCL_ADDR PCL_ADDR SFR 0x000      // PCL
91 #pragma memmap STATUS_ADDR STATUS_ADDR SFR 0x000        // STATUS
92 #pragma memmap FSR_ADDR FSR_ADDR SFR 0x000      // FSR
93 #pragma memmap PORTA_ADDR PORTA_ADDR SFR 0x000  // PORTA
94 #pragma memmap PORTB_ADDR PORTB_ADDR SFR 0x000  // PORTB
95 #pragma memmap PORTC_ADDR PORTC_ADDR SFR 0x000  // PORTC
96 #pragma memmap PORTD_ADDR PORTD_ADDR SFR 0x000  // PORTD
97 #pragma memmap PORTE_ADDR PORTE_ADDR SFR 0x000  // PORTE
98 #pragma memmap PCLATH_ADDR PCLATH_ADDR SFR 0x000        // PCLATH
99 #pragma memmap INTCON_ADDR INTCON_ADDR SFR 0x000        // INTCON
100 #pragma memmap PIR1_ADDR PIR1_ADDR SFR 0x000    // PIR1
101 #pragma memmap PIR2_ADDR PIR2_ADDR SFR 0x000    // PIR2
102 #pragma memmap TMR1L_ADDR TMR1L_ADDR SFR 0x000  // TMR1L
103 #pragma memmap TMR1H_ADDR TMR1H_ADDR SFR 0x000  // TMR1H
104 #pragma memmap T1CON_ADDR T1CON_ADDR SFR 0x000  // T1CON
105 #pragma memmap TMR2_ADDR TMR2_ADDR SFR 0x000    // TMR2
106 #pragma memmap T2CON_ADDR T2CON_ADDR SFR 0x000  // T2CON
107 #pragma memmap SSPBUF_ADDR SSPBUF_ADDR SFR 0x000        // SSPBUF
108 #pragma memmap SSPCON_ADDR SSPCON_ADDR SFR 0x000        // SSPCON
109 #pragma memmap CCPR1L_ADDR CCPR1L_ADDR SFR 0x000        // CCPR1L
110 #pragma memmap CCPR1H_ADDR CCPR1H_ADDR SFR 0x000        // CCPR1H
111 #pragma memmap CCP1CON_ADDR CCP1CON_ADDR SFR 0x000      // CCP1CON
112 #pragma memmap RCSTA_ADDR RCSTA_ADDR SFR 0x000  // RCSTA
113 #pragma memmap TXREG_ADDR TXREG_ADDR SFR 0x000  // TXREG
114 #pragma memmap RCREG_ADDR RCREG_ADDR SFR 0x000  // RCREG
115 #pragma memmap CCPR2L_ADDR CCPR2L_ADDR SFR 0x000        // CCPR2L
116 #pragma memmap CCPR2H_ADDR CCPR2H_ADDR SFR 0x000        // CCPR2H
117 #pragma memmap CCP2CON_ADDR CCP2CON_ADDR SFR 0x000      // CCP2CON
118 #pragma memmap ADRESH_ADDR ADRESH_ADDR SFR 0x000        // ADRESH
119 #pragma memmap ADCON0_ADDR ADCON0_ADDR SFR 0x000        // ADCON0
120 #pragma memmap OPTION_REG_ADDR OPTION_REG_ADDR SFR 0x000        // OPTION_REG
121 #pragma memmap TRISA_ADDR TRISA_ADDR SFR 0x000  // TRISA
122 #pragma memmap TRISB_ADDR TRISB_ADDR SFR 0x000  // TRISB
123 #pragma memmap TRISC_ADDR TRISC_ADDR SFR 0x000  // TRISC
124 #pragma memmap TRISD_ADDR TRISD_ADDR SFR 0x000  // TRISD
125 #pragma memmap TRISE_ADDR TRISE_ADDR SFR 0x000  // TRISE
126 #pragma memmap PIE1_ADDR PIE1_ADDR SFR 0x000    // PIE1
127 #pragma memmap PIE2_ADDR PIE2_ADDR SFR 0x000    // PIE2
128 #pragma memmap PCON_ADDR PCON_ADDR SFR 0x000    // PCON
129 #pragma memmap SSPCON2_ADDR SSPCON2_ADDR SFR 0x000      // SSPCON2
130 #pragma memmap PR2_ADDR PR2_ADDR SFR 0x000      // PR2
131 #pragma memmap SSPADD_ADDR SSPADD_ADDR SFR 0x000        // SSPADD
132 #pragma memmap SSPSTAT_ADDR SSPSTAT_ADDR SFR 0x000      // SSPSTAT
133 #pragma memmap TXSTA_ADDR TXSTA_ADDR SFR 0x000  // TXSTA
134 #pragma memmap SPBRG_ADDR SPBRG_ADDR SFR 0x000  // SPBRG
135 #pragma memmap ADRESL_ADDR ADRESL_ADDR SFR 0x000        // ADRESL
136 #pragma memmap ADCON1_ADDR ADCON1_ADDR SFR 0x000        // ADCON1
137 #pragma memmap EEDATA_ADDR EEDATA_ADDR SFR 0x000        // EEDATA
138 #pragma memmap EEADR_ADDR EEADR_ADDR SFR 0x000  // EEADR
139 #pragma memmap EEDATH_ADDR EEDATH_ADDR SFR 0x000        // EEDATH
140 #pragma memmap EEADRH_ADDR EEADRH_ADDR SFR 0x000        // EEADRH
141 #pragma memmap EECON1_ADDR EECON1_ADDR SFR 0x000        // EECON1
142 #pragma memmap EECON2_ADDR EECON2_ADDR SFR 0x000        // EECON2
143
144
145 //         LIST
146 // P16F877.INC  Standard Header File, Version 1.00    Microchip Technology, Inc.
147 //         NOLIST
148
149 // This header file defines configurations, registers, and other useful bits of
150 // information for the PIC16F877 microcontroller.  These names are taken to match 
151 // the data sheets as closely as possible.  
152
153 // Note that the processor must be selected before this file is 
154 // included.  The processor may be selected the following ways:
155
156 //       1. Command line switch:
157 //               C:\ MPASM MYFILE.ASM /PIC16F877
158 //       2. LIST directive in the source file
159 //               LIST   P=PIC16F877
160 //       3. Processor Type entry in the MPASM full-screen interface
161
162 //==========================================================================
163 //
164 //       Revision History
165 //
166 //==========================================================================
167
168 //Rev:   Date:    Reason:
169
170 //1.12   01/12/00 Changed some bit names, a register name, configuration bits
171 //                 to match datasheet (DS30292B)
172 //1.00   08/07/98 Initial Release
173
174 //==========================================================================
175 //
176 //       Verify Processor
177 //
178 //==========================================================================
179
180 //        IFNDEF __16F877
181 //            MESSG "Processor-header file mismatch.  Verify selected processor."
182 //         ENDIF
183
184 //==========================================================================
185 //
186 //       Register Definitions
187 //
188 //==========================================================================
189
190 #define W                    0x0000
191 #define F                    0x0001
192
193 //----- Register Files------------------------------------------------------
194
195 extern data __at (INDF_ADDR) volatile char      INDF;
196 extern sfr  __at (TMR0_ADDR)                    TMR0;
197 extern data __at (PCL_ADDR) volatile char       PCL;
198 extern sfr  __at (STATUS_ADDR)                  STATUS;
199 extern sfr  __at (FSR_ADDR)                     FSR;
200 extern sfr  __at (PORTA_ADDR)                   PORTA;
201 extern sfr  __at (PORTB_ADDR)                   PORTB;
202 extern sfr  __at (PORTC_ADDR)                   PORTC;
203 extern sfr  __at (PORTD_ADDR)                   PORTD;
204 extern sfr  __at (PORTE_ADDR)                   PORTE;
205 extern sfr  __at (PCLATH_ADDR)                  PCLATH;
206 extern sfr  __at (INTCON_ADDR)                  INTCON;
207 extern sfr  __at (PIR1_ADDR)                    PIR1;
208 extern sfr  __at (PIR2_ADDR)                    PIR2;
209 extern sfr  __at (TMR1L_ADDR)                   TMR1L;
210 extern sfr  __at (TMR1H_ADDR)                   TMR1H;
211 extern sfr  __at (T1CON_ADDR)                   T1CON;
212 extern sfr  __at (TMR2_ADDR)                    TMR2;
213 extern sfr  __at (T2CON_ADDR)                   T2CON;
214 extern sfr  __at (SSPBUF_ADDR)                  SSPBUF;
215 extern sfr  __at (SSPCON_ADDR)                  SSPCON;
216 extern sfr  __at (CCPR1L_ADDR)                  CCPR1L;
217 extern sfr  __at (CCPR1H_ADDR)                  CCPR1H;
218 extern sfr  __at (CCP1CON_ADDR)                 CCP1CON;
219 extern sfr  __at (RCSTA_ADDR)                   RCSTA;
220 extern sfr  __at (TXREG_ADDR)                   TXREG;
221 extern sfr  __at (RCREG_ADDR)                   RCREG;
222 extern sfr  __at (CCPR2L_ADDR)                  CCPR2L;
223 extern sfr  __at (CCPR2H_ADDR)                  CCPR2H;
224 extern sfr  __at (CCP2CON_ADDR)                 CCP2CON;
225 extern sfr  __at (ADRESH_ADDR)                  ADRESH;
226 extern sfr  __at (ADCON0_ADDR)                  ADCON0;
227
228 extern sfr  __at (OPTION_REG_ADDR)              OPTION_REG;
229 extern sfr  __at (TRISA_ADDR)                   TRISA;
230 extern sfr  __at (TRISB_ADDR)                   TRISB;
231 extern sfr  __at (TRISC_ADDR)                   TRISC;
232 extern sfr  __at (TRISD_ADDR)                   TRISD;
233 extern sfr  __at (TRISE_ADDR)                   TRISE;
234 extern sfr  __at (PIE1_ADDR)                    PIE1;
235 extern sfr  __at (PIE2_ADDR)                    PIE2;
236 extern sfr  __at (PCON_ADDR)                    PCON;
237 extern sfr  __at (SSPCON2_ADDR)                 SSPCON2;
238 extern sfr  __at (PR2_ADDR)                     PR2;
239 extern sfr  __at (SSPADD_ADDR)                  SSPADD;
240 extern sfr  __at (SSPSTAT_ADDR)                 SSPSTAT;
241 extern sfr  __at (TXSTA_ADDR)                   TXSTA;
242 extern sfr  __at (SPBRG_ADDR)                   SPBRG;
243 extern sfr  __at (ADRESL_ADDR)                  ADRESL;
244 extern sfr  __at (ADCON1_ADDR)                  ADCON1;
245
246 extern sfr  __at (EEDATA_ADDR)                  EEDATA;
247 extern sfr  __at (EEADR_ADDR)                   EEADR;
248 extern sfr  __at (EEDATH_ADDR)                  EEDATH;
249 extern sfr  __at (EEADRH_ADDR)                  EEADRH;
250
251 extern sfr  __at (EECON1_ADDR)                  EECON1;
252 extern sfr  __at (EECON2_ADDR)                  EECON2;
253
254 //----- STATUS Bits --------------------------------------------------------
255
256
257 //----- INTCON Bits --------------------------------------------------------
258
259
260 //----- PIR1 Bits ----------------------------------------------------------
261
262
263 //----- PIR2 Bits ----------------------------------------------------------
264
265
266 //----- T1CON Bits ---------------------------------------------------------
267
268
269 //----- T2CON Bits ---------------------------------------------------------
270
271
272 //----- SSPCON Bits --------------------------------------------------------
273
274
275 //----- CCP1CON Bits -------------------------------------------------------
276
277
278 //----- RCSTA Bits ---------------------------------------------------------
279
280
281 //----- CCP2CON Bits -------------------------------------------------------
282
283
284 //----- ADCON0 Bits --------------------------------------------------------
285
286
287 //----- OPTION Bits -----------------------------------------------------
288
289
290 //----- TRISE Bits ---------------------------------------------------------
291
292
293 //----- PIE1 Bits ----------------------------------------------------------
294
295
296 //----- PIE2 Bits ----------------------------------------------------------
297
298
299 //----- PCON Bits ----------------------------------------------------------
300
301
302 //----- SSPCON2 Bits --------------------------------------------------------
303
304
305 //----- SSPSTAT Bits -------------------------------------------------------
306
307
308 //----- TXSTA Bits ---------------------------------------------------------
309
310
311 //----- ADCON1 Bits --------------------------------------------------------
312
313
314 //----- EECON1 Bits --------------------------------------------------------
315
316
317 //==========================================================================
318 //
319 //       RAM Definition
320 //
321 //==========================================================================
322
323 //         __MAXRAM H'1FF'
324 //         __BADRAM H'8F'-H'90', H'95'-H'97', H'9A'-H'9D'
325 //         __BADRAM H'105', H'107'-H'109'
326 //         __BADRAM H'185', H'187'-H'189', H'18E'-H'18F'
327
328 //==========================================================================
329 //
330 //       Configuration Bits
331 //
332 //==========================================================================
333
334 #define _CP_ALL              0x0FCF
335 #define _CP_HALF             0x1FDF
336 #define _CP_UPPER_256        0x2FEF
337 #define _CP_OFF              0x3FFF
338 #define _DEBUG_ON            0x37FF
339 #define _DEBUG_OFF           0x3FFF
340 #define _WRT_ENABLE_ON       0x3FFF
341 #define _WRT_ENABLE_OFF      0x3DFF
342 #define _CPD_ON              0x3EFF
343 #define _CPD_OFF             0x3FFF
344 #define _LVP_ON              0x3FFF
345 #define _LVP_OFF             0x3F7F
346 #define _BODEN_ON            0x3FFF
347 #define _BODEN_OFF           0x3FBF
348 #define _PWRTE_OFF           0x3FFF
349 #define _PWRTE_ON            0x3FF7
350 #define _WDT_ON              0x3FFF
351 #define _WDT_OFF             0x3FFB
352 #define _LP_OSC              0x3FFC
353 #define _XT_OSC              0x3FFD
354 #define _HS_OSC              0x3FFE
355 #define _RC_OSC              0x3FFF
356
357 //         LIST
358
359 // ----- ADCON0 bits --------------------
360 typedef union {
361   struct {
362     unsigned char ADON:1;
363     unsigned char :1;
364     unsigned char GO:1;
365     unsigned char CHS0:1;
366     unsigned char CHS1:1;
367     unsigned char CHS2:1;
368     unsigned char ADCS0:1;
369     unsigned char ADCS1:1;
370   };
371   struct {
372     unsigned char :1;
373     unsigned char :1;
374     unsigned char NOT_DONE:1;
375     unsigned char :1;
376     unsigned char :1;
377     unsigned char :1;
378     unsigned char :1;
379     unsigned char :1;
380   };
381   struct {
382     unsigned char :1;
383     unsigned char :1;
384     unsigned char GO_DONE:1;
385     unsigned char :1;
386     unsigned char :1;
387     unsigned char :1;
388     unsigned char :1;
389     unsigned char :1;
390   };
391 } __ADCON0_bits_t;
392 extern volatile __ADCON0_bits_t __at(ADCON0_ADDR) ADCON0_bits;
393
394 #define ADON                 ADCON0_bits.ADON
395 #define GO                   ADCON0_bits.GO
396 #define NOT_DONE             ADCON0_bits.NOT_DONE
397 #define GO_DONE              ADCON0_bits.GO_DONE
398 #define CHS0                 ADCON0_bits.CHS0
399 #define CHS1                 ADCON0_bits.CHS1
400 #define CHS2                 ADCON0_bits.CHS2
401 #define ADCS0                ADCON0_bits.ADCS0
402 #define ADCS1                ADCON0_bits.ADCS1
403
404 // ----- ADCON1 bits --------------------
405 typedef union {
406   struct {
407     unsigned char PCFG0:1;
408     unsigned char PCFG1:1;
409     unsigned char PCFG2:1;
410     unsigned char PCFG3:1;
411     unsigned char :1;
412     unsigned char :1;
413     unsigned char :1;
414     unsigned char ADFM:1;
415   };
416 } __ADCON1_bits_t;
417 extern volatile __ADCON1_bits_t __at(ADCON1_ADDR) ADCON1_bits;
418
419 #define PCFG0                ADCON1_bits.PCFG0
420 #define PCFG1                ADCON1_bits.PCFG1
421 #define PCFG2                ADCON1_bits.PCFG2
422 #define PCFG3                ADCON1_bits.PCFG3
423 #define ADFM                 ADCON1_bits.ADFM
424
425 // ----- CCP1CON bits --------------------
426 typedef union {
427   struct {
428     unsigned char CCP1M0:1;
429     unsigned char CCP1M1:1;
430     unsigned char CCP1M2:1;
431     unsigned char CCP1M3:1;
432     unsigned char CCP1Y:1;
433     unsigned char CCP1X:1;
434     unsigned char :1;
435     unsigned char :1;
436   };
437 } __CCP1CON_bits_t;
438 extern volatile __CCP1CON_bits_t __at(CCP1CON_ADDR) CCP1CON_bits;
439
440 #define CCP1M0               CCP1CON_bits.CCP1M0
441 #define CCP1M1               CCP1CON_bits.CCP1M1
442 #define CCP1M2               CCP1CON_bits.CCP1M2
443 #define CCP1M3               CCP1CON_bits.CCP1M3
444 #define CCP1Y                CCP1CON_bits.CCP1Y
445 #define CCP1X                CCP1CON_bits.CCP1X
446
447 // ----- CCP2CON bits --------------------
448 typedef union {
449   struct {
450     unsigned char CCP2M0:1;
451     unsigned char CCP2M1:1;
452     unsigned char CCP2M2:1;
453     unsigned char CCP2M3:1;
454     unsigned char CCP2Y:1;
455     unsigned char CCP2X:1;
456     unsigned char :1;
457     unsigned char :1;
458   };
459 } __CCP2CON_bits_t;
460 extern volatile __CCP2CON_bits_t __at(CCP2CON_ADDR) CCP2CON_bits;
461
462 #define CCP2M0               CCP2CON_bits.CCP2M0
463 #define CCP2M1               CCP2CON_bits.CCP2M1
464 #define CCP2M2               CCP2CON_bits.CCP2M2
465 #define CCP2M3               CCP2CON_bits.CCP2M3
466 #define CCP2Y                CCP2CON_bits.CCP2Y
467 #define CCP2X                CCP2CON_bits.CCP2X
468
469 // ----- EECON1 bits --------------------
470 typedef union {
471   struct {
472     unsigned char RD:1;
473     unsigned char WR:1;
474     unsigned char WREN:1;
475     unsigned char WRERR:1;
476     unsigned char :1;
477     unsigned char :1;
478     unsigned char :1;
479     unsigned char EEPGD:1;
480   };
481 } __EECON1_bits_t;
482 extern volatile __EECON1_bits_t __at(EECON1_ADDR) EECON1_bits;
483
484 #define RD                   EECON1_bits.RD
485 #define WR                   EECON1_bits.WR
486 #define WREN                 EECON1_bits.WREN
487 #define WRERR                EECON1_bits.WRERR
488 #define EEPGD                EECON1_bits.EEPGD
489
490 // ----- INTCON bits --------------------
491 typedef union {
492   struct {
493     unsigned char RBIF:1;
494     unsigned char INTF:1;
495     unsigned char T0IF:1;
496     unsigned char RBIE:1;
497     unsigned char INTE:1;
498     unsigned char T0IE:1;
499     unsigned char PEIE:1;
500     unsigned char GIE:1;
501   };
502 } __INTCON_bits_t;
503 extern volatile __INTCON_bits_t __at(INTCON_ADDR) INTCON_bits;
504
505 #define RBIF                 INTCON_bits.RBIF
506 #define INTF                 INTCON_bits.INTF
507 #define T0IF                 INTCON_bits.T0IF
508 #define RBIE                 INTCON_bits.RBIE
509 #define INTE                 INTCON_bits.INTE
510 #define T0IE                 INTCON_bits.T0IE
511 #define PEIE                 INTCON_bits.PEIE
512 #define GIE                  INTCON_bits.GIE
513
514 // ----- OPTION_REG bits --------------------
515 typedef union {
516   struct {
517     unsigned char PS0:1;
518     unsigned char PS1:1;
519     unsigned char PS2:1;
520     unsigned char PSA:1;
521     unsigned char T0SE:1;
522     unsigned char T0CS:1;
523     unsigned char INTEDG:1;
524     unsigned char NOT_RBPU:1;
525   };
526 } __OPTION_REG_bits_t;
527 extern volatile __OPTION_REG_bits_t __at(OPTION_REG_ADDR) OPTION_REG_bits;
528
529 #define PS0                  OPTION_REG_bits.PS0
530 #define PS1                  OPTION_REG_bits.PS1
531 #define PS2                  OPTION_REG_bits.PS2
532 #define PSA                  OPTION_REG_bits.PSA
533 #define T0SE                 OPTION_REG_bits.T0SE
534 #define T0CS                 OPTION_REG_bits.T0CS
535 #define INTEDG               OPTION_REG_bits.INTEDG
536 #define NOT_RBPU             OPTION_REG_bits.NOT_RBPU
537
538 // ----- PCON bits --------------------
539 typedef union {
540   struct {
541     unsigned char NOT_BO:1;
542     unsigned char NOT_POR:1;
543     unsigned char :1;
544     unsigned char :1;
545     unsigned char :1;
546     unsigned char :1;
547     unsigned char :1;
548     unsigned char :1;
549   };
550   struct {
551     unsigned char NOT_BOR:1;
552     unsigned char :1;
553     unsigned char :1;
554     unsigned char :1;
555     unsigned char :1;
556     unsigned char :1;
557     unsigned char :1;
558     unsigned char :1;
559   };
560 } __PCON_bits_t;
561 extern volatile __PCON_bits_t __at(PCON_ADDR) PCON_bits;
562
563 #define NOT_BO               PCON_bits.NOT_BO
564 #define NOT_BOR              PCON_bits.NOT_BOR
565 #define NOT_POR              PCON_bits.NOT_POR
566
567 // ----- PIE1 bits --------------------
568 typedef union {
569   struct {
570     unsigned char TMR1IE:1;
571     unsigned char TMR2IE:1;
572     unsigned char CCP1IE:1;
573     unsigned char SSPIE:1;
574     unsigned char TXIE:1;
575     unsigned char RCIE:1;
576     unsigned char ADIE:1;
577     unsigned char PSPIE:1;
578   };
579 } __PIE1_bits_t;
580 extern volatile __PIE1_bits_t __at(PIE1_ADDR) PIE1_bits;
581
582 #define TMR1IE               PIE1_bits.TMR1IE
583 #define TMR2IE               PIE1_bits.TMR2IE
584 #define CCP1IE               PIE1_bits.CCP1IE
585 #define SSPIE                PIE1_bits.SSPIE
586 #define TXIE                 PIE1_bits.TXIE
587 #define RCIE                 PIE1_bits.RCIE
588 #define ADIE                 PIE1_bits.ADIE
589 #define PSPIE                PIE1_bits.PSPIE
590
591 // ----- PIE2 bits --------------------
592 typedef union {
593   struct {
594     unsigned char CCP2IE:1;
595     unsigned char :1;
596     unsigned char :1;
597     unsigned char BCLIE:1;
598     unsigned char EEIE:1;
599     unsigned char :1;
600     unsigned char :1;
601     unsigned char :1;
602   };
603 } __PIE2_bits_t;
604 extern volatile __PIE2_bits_t __at(PIE2_ADDR) PIE2_bits;
605
606 #define CCP2IE               PIE2_bits.CCP2IE
607 #define BCLIE                PIE2_bits.BCLIE
608 #define EEIE                 PIE2_bits.EEIE
609
610 // ----- PIR1 bits --------------------
611 typedef union {
612   struct {
613     unsigned char TMR1IF:1;
614     unsigned char TMR2IF:1;
615     unsigned char CCP1IF:1;
616     unsigned char SSPIF:1;
617     unsigned char TXIF:1;
618     unsigned char RCIF:1;
619     unsigned char ADIF:1;
620     unsigned char PSPIF:1;
621   };
622 } __PIR1_bits_t;
623 extern volatile __PIR1_bits_t __at(PIR1_ADDR) PIR1_bits;
624
625 #define TMR1IF               PIR1_bits.TMR1IF
626 #define TMR2IF               PIR1_bits.TMR2IF
627 #define CCP1IF               PIR1_bits.CCP1IF
628 #define SSPIF                PIR1_bits.SSPIF
629 #define TXIF                 PIR1_bits.TXIF
630 #define RCIF                 PIR1_bits.RCIF
631 #define ADIF                 PIR1_bits.ADIF
632 #define PSPIF                PIR1_bits.PSPIF
633
634 // ----- PIR2 bits --------------------
635 typedef union {
636   struct {
637     unsigned char CCP2IF:1;
638     unsigned char :1;
639     unsigned char :1;
640     unsigned char BCLIF:1;
641     unsigned char EEIF:1;
642     unsigned char :1;
643     unsigned char :1;
644     unsigned char :1;
645   };
646 } __PIR2_bits_t;
647 extern volatile __PIR2_bits_t __at(PIR2_ADDR) PIR2_bits;
648
649 #define CCP2IF               PIR2_bits.CCP2IF
650 #define BCLIF                PIR2_bits.BCLIF
651 #define EEIF                 PIR2_bits.EEIF
652
653 // ----- RCSTA bits --------------------
654 typedef union {
655   struct {
656     unsigned char RX9D:1;
657     unsigned char OERR:1;
658     unsigned char FERR:1;
659     unsigned char ADDEN:1;
660     unsigned char CREN:1;
661     unsigned char SREN:1;
662     unsigned char RX9:1;
663     unsigned char SPEN:1;
664   };
665   struct {
666     unsigned char RCD8:1;
667     unsigned char :1;
668     unsigned char :1;
669     unsigned char :1;
670     unsigned char :1;
671     unsigned char :1;
672     unsigned char RC9:1;
673     unsigned char :1;
674   };
675   struct {
676     unsigned char :1;
677     unsigned char :1;
678     unsigned char :1;
679     unsigned char :1;
680     unsigned char :1;
681     unsigned char :1;
682     unsigned char NOT_RC8:1;
683     unsigned char :1;
684   };
685   struct {
686     unsigned char :1;
687     unsigned char :1;
688     unsigned char :1;
689     unsigned char :1;
690     unsigned char :1;
691     unsigned char :1;
692     unsigned char RC8_9:1;
693     unsigned char :1;
694   };
695 } __RCSTA_bits_t;
696 extern volatile __RCSTA_bits_t __at(RCSTA_ADDR) RCSTA_bits;
697
698 #define RX9D                 RCSTA_bits.RX9D
699 #define RCD8                 RCSTA_bits.RCD8
700 #define OERR                 RCSTA_bits.OERR
701 #define FERR                 RCSTA_bits.FERR
702 #define ADDEN                RCSTA_bits.ADDEN
703 #define CREN                 RCSTA_bits.CREN
704 #define SREN                 RCSTA_bits.SREN
705 #define RX9                  RCSTA_bits.RX9
706 #define RC9                  RCSTA_bits.RC9
707 #define NOT_RC8              RCSTA_bits.NOT_RC8
708 #define RC8_9                RCSTA_bits.RC8_9
709 #define SPEN                 RCSTA_bits.SPEN
710
711 // ----- SSPCON bits --------------------
712 typedef union {
713   struct {
714     unsigned char SSPM0:1;
715     unsigned char SSPM1:1;
716     unsigned char SSPM2:1;
717     unsigned char SSPM3:1;
718     unsigned char CKP:1;
719     unsigned char SSPEN:1;
720     unsigned char SSPOV:1;
721     unsigned char WCOL:1;
722   };
723 } __SSPCON_bits_t;
724 extern volatile __SSPCON_bits_t __at(SSPCON_ADDR) SSPCON_bits;
725
726 #define SSPM0                SSPCON_bits.SSPM0
727 #define SSPM1                SSPCON_bits.SSPM1
728 #define SSPM2                SSPCON_bits.SSPM2
729 #define SSPM3                SSPCON_bits.SSPM3
730 #define CKP                  SSPCON_bits.CKP
731 #define SSPEN                SSPCON_bits.SSPEN
732 #define SSPOV                SSPCON_bits.SSPOV
733 #define WCOL                 SSPCON_bits.WCOL
734
735 // ----- SSPCON2 bits --------------------
736 typedef union {
737   struct {
738     unsigned char SEN:1;
739     unsigned char RSEN:1;
740     unsigned char PEN:1;
741     unsigned char RCEN:1;
742     unsigned char ACKEN:1;
743     unsigned char ACKDT:1;
744     unsigned char ACKSTAT:1;
745     unsigned char GCEN:1;
746   };
747 } __SSPCON2_bits_t;
748 extern volatile __SSPCON2_bits_t __at(SSPCON2_ADDR) SSPCON2_bits;
749
750 #define SEN                  SSPCON2_bits.SEN
751 #define RSEN                 SSPCON2_bits.RSEN
752 #define PEN                  SSPCON2_bits.PEN
753 #define RCEN                 SSPCON2_bits.RCEN
754 #define ACKEN                SSPCON2_bits.ACKEN
755 #define ACKDT                SSPCON2_bits.ACKDT
756 #define ACKSTAT              SSPCON2_bits.ACKSTAT
757 #define GCEN                 SSPCON2_bits.GCEN
758
759 // ----- SSPSTAT bits --------------------
760 typedef union {
761   struct {
762     unsigned char BF:1;
763     unsigned char UA:1;
764     unsigned char R:1;
765     unsigned char S:1;
766     unsigned char P:1;
767     unsigned char D:1;
768     unsigned char CKE:1;
769     unsigned char SMP:1;
770   };
771   struct {
772     unsigned char :1;
773     unsigned char :1;
774     unsigned char I2C_READ:1;
775     unsigned char I2C_START:1;
776     unsigned char I2C_STOP:1;
777     unsigned char I2C_DATA:1;
778     unsigned char :1;
779     unsigned char :1;
780   };
781   struct {
782     unsigned char :1;
783     unsigned char :1;
784     unsigned char NOT_W:1;
785     unsigned char :1;
786     unsigned char :1;
787     unsigned char NOT_A:1;
788     unsigned char :1;
789     unsigned char :1;
790   };
791   struct {
792     unsigned char :1;
793     unsigned char :1;
794     unsigned char NOT_WRITE:1;
795     unsigned char :1;
796     unsigned char :1;
797     unsigned char NOT_ADDRESS:1;
798     unsigned char :1;
799     unsigned char :1;
800   };
801   struct {
802     unsigned char :1;
803     unsigned char :1;
804     unsigned char R_W:1;
805     unsigned char :1;
806     unsigned char :1;
807     unsigned char D_A:1;
808     unsigned char :1;
809     unsigned char :1;
810   };
811   struct {
812     unsigned char :1;
813     unsigned char :1;
814     unsigned char READ_WRITE:1;
815     unsigned char :1;
816     unsigned char :1;
817     unsigned char DATA_ADDRESS:1;
818     unsigned char :1;
819     unsigned char :1;
820   };
821 } __SSPSTAT_bits_t;
822 extern volatile __SSPSTAT_bits_t __at(SSPSTAT_ADDR) SSPSTAT_bits;
823
824 #define BF                   SSPSTAT_bits.BF
825 #define UA                   SSPSTAT_bits.UA
826 #define R                    SSPSTAT_bits.R
827 #define I2C_READ             SSPSTAT_bits.I2C_READ
828 #define NOT_W                SSPSTAT_bits.NOT_W
829 #define NOT_WRITE            SSPSTAT_bits.NOT_WRITE
830 #define R_W                  SSPSTAT_bits.R_W
831 #define READ_WRITE           SSPSTAT_bits.READ_WRITE
832 #define S                    SSPSTAT_bits.S
833 #define I2C_START            SSPSTAT_bits.I2C_START
834 #define P                    SSPSTAT_bits.P
835 #define I2C_STOP             SSPSTAT_bits.I2C_STOP
836 #define D                    SSPSTAT_bits.D
837 #define I2C_DATA             SSPSTAT_bits.I2C_DATA
838 #define NOT_A                SSPSTAT_bits.NOT_A
839 #define NOT_ADDRESS          SSPSTAT_bits.NOT_ADDRESS
840 #define D_A                  SSPSTAT_bits.D_A
841 #define DATA_ADDRESS         SSPSTAT_bits.DATA_ADDRESS
842 #define CKE                  SSPSTAT_bits.CKE
843 #define SMP                  SSPSTAT_bits.SMP
844
845 // ----- STATUS bits --------------------
846 typedef union {
847   struct {
848     unsigned char C:1;
849     unsigned char DC:1;
850     unsigned char Z:1;
851     unsigned char NOT_PD:1;
852     unsigned char NOT_TO:1;
853     unsigned char RP0:1;
854     unsigned char RP1:1;
855     unsigned char IRP:1;
856   };
857 } __STATUS_bits_t;
858 extern volatile __STATUS_bits_t __at(STATUS_ADDR) STATUS_bits;
859
860 #define C                    STATUS_bits.C
861 #define DC                   STATUS_bits.DC
862 #define Z                    STATUS_bits.Z
863 #define NOT_PD               STATUS_bits.NOT_PD
864 #define NOT_TO               STATUS_bits.NOT_TO
865 #define RP0                  STATUS_bits.RP0
866 #define RP1                  STATUS_bits.RP1
867 #define IRP                  STATUS_bits.IRP
868
869 // ----- T1CON bits --------------------
870 typedef union {
871   struct {
872     unsigned char TMR1ON:1;
873     unsigned char TMR1CS:1;
874     unsigned char NOT_T1SYNC:1;
875     unsigned char T1OSCEN:1;
876     unsigned char T1CKPS0:1;
877     unsigned char T1CKPS1:1;
878     unsigned char :1;
879     unsigned char :1;
880   };
881   struct {
882     unsigned char :1;
883     unsigned char :1;
884     unsigned char T1INSYNC:1;
885     unsigned char :1;
886     unsigned char :1;
887     unsigned char :1;
888     unsigned char :1;
889     unsigned char :1;
890   };
891   struct {
892     unsigned char :1;
893     unsigned char :1;
894     unsigned char T1SYNC:1;
895     unsigned char :1;
896     unsigned char :1;
897     unsigned char :1;
898     unsigned char :1;
899     unsigned char :1;
900   };
901 } __T1CON_bits_t;
902 extern volatile __T1CON_bits_t __at(T1CON_ADDR) T1CON_bits;
903
904 #define TMR1ON               T1CON_bits.TMR1ON
905 #define TMR1CS               T1CON_bits.TMR1CS
906 #define NOT_T1SYNC           T1CON_bits.NOT_T1SYNC
907 #define T1INSYNC             T1CON_bits.T1INSYNC
908 #define T1SYNC               T1CON_bits.T1SYNC
909 #define T1OSCEN              T1CON_bits.T1OSCEN
910 #define T1CKPS0              T1CON_bits.T1CKPS0
911 #define T1CKPS1              T1CON_bits.T1CKPS1
912
913 // ----- T2CON bits --------------------
914 typedef union {
915   struct {
916     unsigned char T2CKPS0:1;
917     unsigned char T2CKPS1:1;
918     unsigned char TMR2ON:1;
919     unsigned char TOUTPS0:1;
920     unsigned char TOUTPS1:1;
921     unsigned char TOUTPS2:1;
922     unsigned char TOUTPS3:1;
923     unsigned char :1;
924   };
925 } __T2CON_bits_t;
926 extern volatile __T2CON_bits_t __at(T2CON_ADDR) T2CON_bits;
927
928 #define T2CKPS0              T2CON_bits.T2CKPS0
929 #define T2CKPS1              T2CON_bits.T2CKPS1
930 #define TMR2ON               T2CON_bits.TMR2ON
931 #define TOUTPS0              T2CON_bits.TOUTPS0
932 #define TOUTPS1              T2CON_bits.TOUTPS1
933 #define TOUTPS2              T2CON_bits.TOUTPS2
934 #define TOUTPS3              T2CON_bits.TOUTPS3
935
936 // ----- TRISE bits --------------------
937 typedef union {
938   struct {
939     unsigned char TRISE0:1;
940     unsigned char TRISE1:1;
941     unsigned char TRISE2:1;
942     unsigned char :1;
943     unsigned char PSPMODE:1;
944     unsigned char IBOV:1;
945     unsigned char OBF:1;
946     unsigned char IBF:1;
947   };
948 } __TRISE_bits_t;
949 extern volatile __TRISE_bits_t __at(TRISE_ADDR) TRISE_bits;
950
951 #define TRISE0               TRISE_bits.TRISE0
952 #define TRISE1               TRISE_bits.TRISE1
953 #define TRISE2               TRISE_bits.TRISE2
954 #define PSPMODE              TRISE_bits.PSPMODE
955 #define IBOV                 TRISE_bits.IBOV
956 #define OBF                  TRISE_bits.OBF
957 #define IBF                  TRISE_bits.IBF
958
959 // ----- TXSTA bits --------------------
960 typedef union {
961   struct {
962     unsigned char TX9D:1;
963     unsigned char TRMT:1;
964     unsigned char BRGH:1;
965     unsigned char :1;
966     unsigned char SYNC:1;
967     unsigned char TXEN:1;
968     unsigned char TX9:1;
969     unsigned char CSRC:1;
970   };
971   struct {
972     unsigned char TXD8:1;
973     unsigned char :1;
974     unsigned char :1;
975     unsigned char :1;
976     unsigned char :1;
977     unsigned char :1;
978     unsigned char NOT_TX8:1;
979     unsigned char :1;
980   };
981   struct {
982     unsigned char :1;
983     unsigned char :1;
984     unsigned char :1;
985     unsigned char :1;
986     unsigned char :1;
987     unsigned char :1;
988     unsigned char TX8_9:1;
989     unsigned char :1;
990   };
991 } __TXSTA_bits_t;
992 extern volatile __TXSTA_bits_t __at(TXSTA_ADDR) TXSTA_bits;
993
994 #define TX9D                 TXSTA_bits.TX9D
995 #define TXD8                 TXSTA_bits.TXD8
996 #define TRMT                 TXSTA_bits.TRMT
997 #define BRGH                 TXSTA_bits.BRGH
998 #define SYNC                 TXSTA_bits.SYNC
999 #define TXEN                 TXSTA_bits.TXEN
1000 #define TX9                  TXSTA_bits.TX9
1001 #define NOT_TX8              TXSTA_bits.NOT_TX8
1002 #define TX8_9                TXSTA_bits.TX8_9
1003 #define CSRC                 TXSTA_bits.CSRC
1004
1005 #endif