Imported Upstream version 2.9.0
[debian/cc1111] / device / include / pic / pic16f676.h
1 //
2 // Register Declarations for Microchip 16F676 Processor
3 //
4 //
5 // This header file was automatically generated by:
6 //
7 //      inc2h.pl V4783
8 //
9 //      Copyright (c) 2002, Kevin L. Pauba, All Rights Reserved
10 //
11 //      SDCC is licensed under the GNU Public license (GPL) v2.  Note that
12 //      this license covers the code to the compiler and other executables,
13 //      but explicitly does not cover any code or objects generated by sdcc.
14 //      We have not yet decided on a license for the run time libraries, but
15 //      it will not put any requirements on code linked against it. See:
16 // 
17 //      http://www.gnu.org/copyleft/gpl/html
18 //
19 //      See http://sdcc.sourceforge.net/ for the latest information on sdcc.
20 //
21 // 
22 #ifndef P16F676_H
23 #define P16F676_H
24
25 //
26 // Register addresses.
27 //
28 #define INDF_ADDR       0x0000
29 #define TMR0_ADDR       0x0001
30 #define PCL_ADDR        0x0002
31 #define STATUS_ADDR     0x0003
32 #define FSR_ADDR        0x0004
33 #define PORTA_ADDR      0x0005
34 #define PORTC_ADDR      0x0007
35 #define PCLATH_ADDR     0x000A
36 #define INTCON_ADDR     0x000B
37 #define PIR1_ADDR       0x000C
38 #define TMR1L_ADDR      0x000E
39 #define TMR1H_ADDR      0x000F
40 #define T1CON_ADDR      0x0010
41 #define CMCON_ADDR      0x0019
42 #define ADRESH_ADDR     0x001E
43 #define ADCON0_ADDR     0x001F
44 #define OPTION_REG_ADDR 0x0081
45 #define TRISA_ADDR      0x0085
46 #define TRISC_ADDR      0x0087
47 #define PIE1_ADDR       0x008C
48 #define PCON_ADDR       0x008E
49 #define OSCCAL_ADDR     0x0090
50 #define ANSEL_ADDR      0x0091
51 #define WPU_ADDR        0x0095
52 #define WPUA_ADDR       0x0095
53 #define IOC_ADDR        0x0096
54 #define IOCA_ADDR       0x0096
55 #define VRCON_ADDR      0x0099
56 #define EEDATA_ADDR     0x009A
57 #define EEDAT_ADDR      0x009A
58 #define EEADR_ADDR      0x009B
59 #define EECON1_ADDR     0x009C
60 #define EECON2_ADDR     0x009D
61 #define ADRESL_ADDR     0x009E
62 #define ADCON1_ADDR     0x009F
63
64 //
65 // Memory organization.
66 //
67
68
69
70 //         LIST
71 // P16F676.INC  Standard Header File, Version 1.00    Microchip Technology, Inc.
72 //         NOLIST
73
74 // This header file defines configurations, registers, and other useful bits of
75 // information for the PIC16F676 microcontroller.  These names are taken to match 
76 // the data sheets as closely as possible.  
77
78 // Note that the processor must be selected before this file is 
79 // included.  The processor may be selected the following ways:
80
81 //       1. Command line switch:
82 //               C:\ MPASM MYFILE.ASM /PIC16F676
83 //       2. LIST directive in the source file
84 //               LIST   P=PIC16F676
85 //       3. Processor Type entry in the MPASM full-screen interface
86
87 //==========================================================================
88 //
89 //       Revision History
90 //
91 //==========================================================================
92 //1.00   05/13/02 Original
93
94 //==========================================================================
95 //
96 //       Verify Processor
97 //
98 //==========================================================================
99
100 //        IFNDEF __16F676
101 //            MESSG "Processor-header file mismatch.  Verify selected processor."
102 //         ENDIF
103
104 //==========================================================================
105 //
106 //       Register Definitions
107 //
108 //==========================================================================
109
110 #define W                    0x0000
111 #define F                    0x0001
112
113 //----- Register Files------------------------------------------------------
114
115 extern __sfr  __at (INDF_ADDR)                    INDF;
116 extern __sfr  __at (TMR0_ADDR)                    TMR0;
117 extern __sfr  __at (PCL_ADDR)                     PCL;
118 extern __sfr  __at (STATUS_ADDR)                  STATUS;
119 extern __sfr  __at (FSR_ADDR)                     FSR;
120 extern __sfr  __at (PORTA_ADDR)                   PORTA;
121
122 extern __sfr  __at (PORTC_ADDR)                   PORTC;
123
124 extern __sfr  __at (PCLATH_ADDR)                  PCLATH;
125 extern __sfr  __at (INTCON_ADDR)                  INTCON;
126 extern __sfr  __at (PIR1_ADDR)                    PIR1;
127
128 extern __sfr  __at (TMR1L_ADDR)                   TMR1L;                
129 extern __sfr  __at (TMR1H_ADDR)                   TMR1H;                
130 extern __sfr  __at (T1CON_ADDR)                   T1CON;                
131
132 extern __sfr  __at (CMCON_ADDR)                   CMCON;                
133
134 extern __sfr  __at (ADRESH_ADDR)                  ADRESH;               
135 extern __sfr  __at (ADCON0_ADDR)                  ADCON0;               
136
137
138 extern __sfr  __at (OPTION_REG_ADDR)              OPTION_REG;
139
140 extern __sfr  __at (TRISA_ADDR)                   TRISA;
141 extern __sfr  __at (TRISC_ADDR)                   TRISC;
142
143 extern __sfr  __at (PIE1_ADDR)                    PIE1;
144
145 extern __sfr  __at (PCON_ADDR)                    PCON;
146
147 extern __sfr  __at (OSCCAL_ADDR)                  OSCCAL;
148 extern __sfr  __at (ANSEL_ADDR)                   ANSEL;                
149
150 extern __sfr  __at (WPU_ADDR)                     WPU;
151 extern __sfr  __at (WPUA_ADDR)                    WPUA;
152 extern __sfr  __at (IOC_ADDR)                     IOC;
153 extern __sfr  __at (IOCA_ADDR)                    IOCA;
154
155 extern __sfr  __at (VRCON_ADDR)                   VRCON;
156 extern __sfr  __at (EEDATA_ADDR)                  EEDATA;       
157 extern __sfr  __at (EEDAT_ADDR)                   EEDAT;        
158 extern __sfr  __at (EEADR_ADDR)                   EEADR;        
159 extern __sfr  __at (EECON1_ADDR)                  EECON1;
160 extern __sfr  __at (EECON2_ADDR)                  EECON2;
161 extern __sfr  __at (ADRESL_ADDR)                  ADRESL;               
162 extern __sfr  __at (ADCON1_ADDR)                  ADCON1;
163
164
165 //----- STATUS Bits --------------------------------------------------------
166
167
168 //----- INTCON Bits --------------------------------------------------------
169
170
171 //----- PIR1 Bits ----------------------------------------------------------
172
173
174 //----- T1CON Bits ---------------------------------------------------------
175
176
177 //----- COMCON Bits --------------------------------------------------------
178
179
180 //----- ADCON0 Bits --------------------------------------------------------
181
182
183 //----- OPTION Bits --------------------------------------------------------
184
185
186 //----- PIE1 Bits ----------------------------------------------------------
187
188
189 //----- PCON Bits ----------------------------------------------------------
190
191
192 //----- OSCCAL Bits --------------------------------------------------------
193
194
195 //----- ANSEL --------------------------------------------------------------
196
197
198 //----- VRCON Bits ---------------------------------------------------------
199
200
201 //----- EECON1 -------------------------------------------------------------
202
203
204 //----- ADCON1 -------------------------------------------------------------
205
206
207 //==========================================================================
208 //
209 //       RAM Definition
210 //
211 //==========================================================================
212
213 //         __MAXRAM H'FF'
214 //         __BADRAM H'06', H'08'-H'09', H'0D', H'11'-H'18', H'1A'-H'1D', H'60'-H'7F'
215 //         __BADRAM H'86', H'88'-H'89', H'8D', H'8F', H'92'-H'94', H'97'-H'98', H'E0'-H'FF'
216
217 //==========================================================================
218 //
219 //       Configuration Bits
220 //
221 //==========================================================================
222
223 #define _CPD                 0x3EFF
224 #define _CPD_OFF             0x3FFF
225 #define _CP                  0x3F7F
226 #define _CP_OFF              0x3FFF
227 #define _BODEN               0x3FFF
228 #define _BODEN_OFF           0x3FBF
229 #define _MCLRE_ON            0x3FFF
230 #define _MCLRE_OFF           0x3FDF
231 #define _PWRTE_OFF           0x3FFF
232 #define _PWRTE_ON            0x3FEF
233 #define _WDT_ON              0x3FFF
234 #define _WDT_OFF             0x3FF7
235 #define _LP_OSC              0x3FF8
236 #define _XT_OSC              0x3FF9
237 #define _HS_OSC              0x3FFA
238 #define _EC_OSC              0x3FFB
239 #define _INTRC_OSC_NOCLKOUT  0x3FFC
240 #define _INTRC_OSC_CLKOUT    0x3FFD
241 #define _EXTRC_OSC_NOCLKOUT  0x3FFE
242 #define _EXTRC_OSC_CLKOUT    0x3FFF
243
244 //         LIST
245
246 // ----- ADCON0 bits --------------------
247 typedef union {
248   struct {
249     unsigned char ADON:1;
250     unsigned char GO:1;
251     unsigned char CHS0:1;
252     unsigned char CHS1:1;
253     unsigned char CHS2:1;
254     unsigned char :1;
255     unsigned char VCFG:1;
256     unsigned char ADFM:1;
257   };
258   struct {
259     unsigned char :1;
260     unsigned char NOT_DONE:1;
261     unsigned char :1;
262     unsigned char :1;
263     unsigned char :1;
264     unsigned char :1;
265     unsigned char :1;
266     unsigned char :1;
267   };
268   struct {
269     unsigned char :1;
270     unsigned char GO_DONE:1;
271     unsigned char :1;
272     unsigned char :1;
273     unsigned char :1;
274     unsigned char :1;
275     unsigned char :1;
276     unsigned char :1;
277   };
278 } __ADCON0_bits_t;
279 extern volatile __ADCON0_bits_t __at(ADCON0_ADDR) ADCON0_bits;
280
281 #ifndef NO_BIT_DEFINES
282 #define ADON                 ADCON0_bits.ADON
283 #define GO                   ADCON0_bits.GO
284 #define NOT_DONE             ADCON0_bits.NOT_DONE
285 #define GO_DONE              ADCON0_bits.GO_DONE
286 #define CHS0                 ADCON0_bits.CHS0
287 #define CHS1                 ADCON0_bits.CHS1
288 #define CHS2                 ADCON0_bits.CHS2
289 #define VCFG                 ADCON0_bits.VCFG
290 #define ADFM                 ADCON0_bits.ADFM
291 #endif /* NO_BIT_DEFINES */
292
293 // ----- ADCON1 bits --------------------
294 typedef union {
295   struct {
296     unsigned char :1;
297     unsigned char :1;
298     unsigned char :1;
299     unsigned char :1;
300     unsigned char ADCS0:1;
301     unsigned char ADCS1:1;
302     unsigned char ADCS2:1;
303     unsigned char :1;
304   };
305 } __ADCON1_bits_t;
306 extern volatile __ADCON1_bits_t __at(ADCON1_ADDR) ADCON1_bits;
307
308 #ifndef NO_BIT_DEFINES
309 #define ADCS0                ADCON1_bits.ADCS0
310 #define ADCS1                ADCON1_bits.ADCS1
311 #define ADCS2                ADCON1_bits.ADCS2
312 #endif /* NO_BIT_DEFINES */
313
314 // ----- ANSEL bits --------------------
315 typedef union {
316   struct {
317     unsigned char ANS0:1;
318     unsigned char ANS1:1;
319     unsigned char ANS2:1;
320     unsigned char ANS3:1;
321     unsigned char ANS4:1;
322     unsigned char ANS5:1;
323     unsigned char ANS6:1;
324     unsigned char ANS7:1;
325   };
326 } __ANSEL_bits_t;
327 extern volatile __ANSEL_bits_t __at(ANSEL_ADDR) ANSEL_bits;
328
329 #ifndef NO_BIT_DEFINES
330 #define ANS0                 ANSEL_bits.ANS0
331 #define ANS1                 ANSEL_bits.ANS1
332 #define ANS2                 ANSEL_bits.ANS2
333 #define ANS3                 ANSEL_bits.ANS3
334 #define ANS4                 ANSEL_bits.ANS4
335 #define ANS5                 ANSEL_bits.ANS5
336 #define ANS6                 ANSEL_bits.ANS6
337 #define ANS7                 ANSEL_bits.ANS7
338 #endif /* NO_BIT_DEFINES */
339
340 // ----- CMCON bits --------------------
341 typedef union {
342   struct {
343     unsigned char CM0:1;
344     unsigned char CM1:1;
345     unsigned char CM2:1;
346     unsigned char CIS:1;
347     unsigned char CINV:1;
348     unsigned char :1;
349     unsigned char COUT:1;
350     unsigned char :1;
351   };
352 } __CMCON_bits_t;
353 extern volatile __CMCON_bits_t __at(CMCON_ADDR) CMCON_bits;
354
355 #ifndef NO_BIT_DEFINES
356 #define CM0                  CMCON_bits.CM0
357 #define CM1                  CMCON_bits.CM1
358 #define CM2                  CMCON_bits.CM2
359 #define CIS                  CMCON_bits.CIS
360 #define CINV                 CMCON_bits.CINV
361 #define COUT                 CMCON_bits.COUT
362 #endif /* NO_BIT_DEFINES */
363
364 // ----- EECON1 bits --------------------
365 typedef union {
366   struct {
367     unsigned char RD:1;
368     unsigned char WR:1;
369     unsigned char WREN:1;
370     unsigned char WRERR:1;
371     unsigned char :1;
372     unsigned char :1;
373     unsigned char :1;
374     unsigned char :1;
375   };
376 } __EECON1_bits_t;
377 extern volatile __EECON1_bits_t __at(EECON1_ADDR) EECON1_bits;
378
379 #ifndef NO_BIT_DEFINES
380 #define RD                   EECON1_bits.RD
381 #define WR                   EECON1_bits.WR
382 #define WREN                 EECON1_bits.WREN
383 #define WRERR                EECON1_bits.WRERR
384 #endif /* NO_BIT_DEFINES */
385
386 // ----- INTCON bits --------------------
387 typedef union {
388   struct {
389     unsigned char RAIF:1;
390     unsigned char INTF:1;
391     unsigned char T0IF:1;
392     unsigned char RAIE:1;
393     unsigned char INTE:1;
394     unsigned char T0IE:1;
395     unsigned char PEIE:1;
396     unsigned char GIE:1;
397   };
398 } __INTCON_bits_t;
399 extern volatile __INTCON_bits_t __at(INTCON_ADDR) INTCON_bits;
400
401 #ifndef NO_BIT_DEFINES
402 #define RAIF                 INTCON_bits.RAIF
403 #define INTF                 INTCON_bits.INTF
404 #define T0IF                 INTCON_bits.T0IF
405 #define RAIE                 INTCON_bits.RAIE
406 #define INTE                 INTCON_bits.INTE
407 #define T0IE                 INTCON_bits.T0IE
408 #define PEIE                 INTCON_bits.PEIE
409 #define GIE                  INTCON_bits.GIE
410 #endif /* NO_BIT_DEFINES */
411
412 // ----- OPTION_REG bits --------------------
413 typedef union {
414   struct {
415     unsigned char PS0:1;
416     unsigned char PS1:1;
417     unsigned char PS2:1;
418     unsigned char PSA:1;
419     unsigned char T0SE:1;
420     unsigned char T0CS:1;
421     unsigned char INTEDG:1;
422     unsigned char NOT_GPPU:1;
423   };
424   struct {
425     unsigned char :1;
426     unsigned char :1;
427     unsigned char :1;
428     unsigned char :1;
429     unsigned char :1;
430     unsigned char :1;
431     unsigned char :1;
432     unsigned char NOT_RAPU:1;
433   };
434 } __OPTION_REG_bits_t;
435 extern volatile __OPTION_REG_bits_t __at(OPTION_REG_ADDR) OPTION_REG_bits;
436
437 #ifndef NO_BIT_DEFINES
438 #define PS0                  OPTION_REG_bits.PS0
439 #define PS1                  OPTION_REG_bits.PS1
440 #define PS2                  OPTION_REG_bits.PS2
441 #define PSA                  OPTION_REG_bits.PSA
442 #define T0SE                 OPTION_REG_bits.T0SE
443 #define T0CS                 OPTION_REG_bits.T0CS
444 #define INTEDG               OPTION_REG_bits.INTEDG
445 #define NOT_GPPU             OPTION_REG_bits.NOT_GPPU
446 #define NOT_RAPU             OPTION_REG_bits.NOT_RAPU
447 #endif /* NO_BIT_DEFINES */
448
449 // ----- OSCCAL bits --------------------
450 typedef union {
451   struct {
452     unsigned char :1;
453     unsigned char :1;
454     unsigned char CAL0:1;
455     unsigned char CAL1:1;
456     unsigned char CAL2:1;
457     unsigned char CAL3:1;
458     unsigned char CAL4:1;
459     unsigned char CAL5:1;
460   };
461 } __OSCCAL_bits_t;
462 extern volatile __OSCCAL_bits_t __at(OSCCAL_ADDR) OSCCAL_bits;
463
464 #ifndef NO_BIT_DEFINES
465 #define CAL0                 OSCCAL_bits.CAL0
466 #define CAL1                 OSCCAL_bits.CAL1
467 #define CAL2                 OSCCAL_bits.CAL2
468 #define CAL3                 OSCCAL_bits.CAL3
469 #define CAL4                 OSCCAL_bits.CAL4
470 #define CAL5                 OSCCAL_bits.CAL5
471 #endif /* NO_BIT_DEFINES */
472
473 // ----- PCON bits --------------------
474 typedef union {
475   struct {
476     unsigned char NOT_BOD:1;
477     unsigned char NOT_POR:1;
478     unsigned char :1;
479     unsigned char :1;
480     unsigned char :1;
481     unsigned char :1;
482     unsigned char :1;
483     unsigned char :1;
484   };
485 } __PCON_bits_t;
486 extern volatile __PCON_bits_t __at(PCON_ADDR) PCON_bits;
487
488 #ifndef NO_BIT_DEFINES
489 #define NOT_BOD              PCON_bits.NOT_BOD
490 #define NOT_POR              PCON_bits.NOT_POR
491 #endif /* NO_BIT_DEFINES */
492
493 // ----- PIE1 bits --------------------
494 typedef union {
495   struct {
496     unsigned char T1IE:1;
497     unsigned char :1;
498     unsigned char :1;
499     unsigned char CMIE:1;
500     unsigned char :1;
501     unsigned char :1;
502     unsigned char ADIE:1;
503     unsigned char EEIE:1;
504   };
505   struct {
506     unsigned char TMR1IE:1;
507     unsigned char :1;
508     unsigned char :1;
509     unsigned char :1;
510     unsigned char :1;
511     unsigned char :1;
512     unsigned char :1;
513     unsigned char :1;
514   };
515 } __PIE1_bits_t;
516 extern volatile __PIE1_bits_t __at(PIE1_ADDR) PIE1_bits;
517
518 #ifndef NO_BIT_DEFINES
519 #define T1IE                 PIE1_bits.T1IE
520 #define TMR1IE               PIE1_bits.TMR1IE
521 #define CMIE                 PIE1_bits.CMIE
522 #define ADIE                 PIE1_bits.ADIE
523 #define EEIE                 PIE1_bits.EEIE
524 #endif /* NO_BIT_DEFINES */
525
526 // ----- PIR1 bits --------------------
527 typedef union {
528   struct {
529     unsigned char T1IF:1;
530     unsigned char :1;
531     unsigned char :1;
532     unsigned char CMIF:1;
533     unsigned char :1;
534     unsigned char :1;
535     unsigned char ADIF:1;
536     unsigned char EEIF:1;
537   };
538   struct {
539     unsigned char TMR1IF:1;
540     unsigned char :1;
541     unsigned char :1;
542     unsigned char :1;
543     unsigned char :1;
544     unsigned char :1;
545     unsigned char :1;
546     unsigned char :1;
547   };
548 } __PIR1_bits_t;
549 extern volatile __PIR1_bits_t __at(PIR1_ADDR) PIR1_bits;
550
551 #ifndef NO_BIT_DEFINES
552 #define T1IF                 PIR1_bits.T1IF
553 #define TMR1IF               PIR1_bits.TMR1IF
554 #define CMIF                 PIR1_bits.CMIF
555 #define ADIF                 PIR1_bits.ADIF
556 #define EEIF                 PIR1_bits.EEIF
557 #endif /* NO_BIT_DEFINES */
558
559 // ----- PORTA bits --------------------
560 typedef union {
561   struct {
562     unsigned char RA0:1;
563     unsigned char RA1:1;
564     unsigned char RA2:1;
565     unsigned char RA3:1;
566     unsigned char RA4:1;
567     unsigned char RA5:1;
568     unsigned char :1;
569     unsigned char :1;
570   };
571 } __PORTA_bits_t;
572 extern volatile __PORTA_bits_t __at(PORTA_ADDR) PORTA_bits;
573
574 #ifndef NO_BIT_DEFINES
575 #define RA0                  PORTA_bits.RA0
576 #define RA1                  PORTA_bits.RA1
577 #define RA2                  PORTA_bits.RA2
578 #define RA3                  PORTA_bits.RA3
579 #define RA4                  PORTA_bits.RA4
580 #define RA5                  PORTA_bits.RA5
581 #endif /* NO_BIT_DEFINES */
582
583 // ----- PORTC bits --------------------
584 typedef union {
585   struct {
586     unsigned char RC0:1;
587     unsigned char RC1:1;
588     unsigned char RC2:1;
589     unsigned char RC3:1;
590     unsigned char RC4:1;
591     unsigned char RC5:1;
592     unsigned char RC6:1;
593     unsigned char RC7:1;
594   };
595 } __PORTC_bits_t;
596 extern volatile __PORTC_bits_t __at(PORTC_ADDR) PORTC_bits;
597
598 #ifndef NO_BIT_DEFINES
599 #define RC0                  PORTC_bits.RC0
600 #define RC1                  PORTC_bits.RC1
601 #define RC2                  PORTC_bits.RC2
602 #define RC3                  PORTC_bits.RC3
603 #define RC4                  PORTC_bits.RC4
604 #define RC5                  PORTC_bits.RC5
605 #define RC6                  PORTC_bits.RC6
606 #define RC7                  PORTC_bits.RC7
607 #endif /* NO_BIT_DEFINES */
608
609 // ----- STATUS bits --------------------
610 typedef union {
611   struct {
612     unsigned char C:1;
613     unsigned char DC:1;
614     unsigned char Z:1;
615     unsigned char NOT_PD:1;
616     unsigned char NOT_TO:1;
617     unsigned char RP0:1;
618     unsigned char RP1:1;
619     unsigned char IRP:1;
620   };
621 } __STATUS_bits_t;
622 extern volatile __STATUS_bits_t __at(STATUS_ADDR) STATUS_bits;
623
624 #ifndef NO_BIT_DEFINES
625 #define C                    STATUS_bits.C
626 #define DC                   STATUS_bits.DC
627 #define Z                    STATUS_bits.Z
628 #define NOT_PD               STATUS_bits.NOT_PD
629 #define NOT_TO               STATUS_bits.NOT_TO
630 #define RP0                  STATUS_bits.RP0
631 #define RP1                  STATUS_bits.RP1
632 #define IRP                  STATUS_bits.IRP
633 #endif /* NO_BIT_DEFINES */
634
635 // ----- T1CON bits --------------------
636 typedef union {
637   struct {
638     unsigned char TMR1ON:1;
639     unsigned char TMR1CS:1;
640     unsigned char NOT_T1SYNC:1;
641     unsigned char T1OSCEN:1;
642     unsigned char T1CKPS0:1;
643     unsigned char T1CKPS1:1;
644     unsigned char TMR1GE:1;
645     unsigned char :1;
646   };
647 } __T1CON_bits_t;
648 extern volatile __T1CON_bits_t __at(T1CON_ADDR) T1CON_bits;
649
650 #ifndef NO_BIT_DEFINES
651 #define TMR1ON               T1CON_bits.TMR1ON
652 #define TMR1CS               T1CON_bits.TMR1CS
653 #define NOT_T1SYNC           T1CON_bits.NOT_T1SYNC
654 #define T1OSCEN              T1CON_bits.T1OSCEN
655 #define T1CKPS0              T1CON_bits.T1CKPS0
656 #define T1CKPS1              T1CON_bits.T1CKPS1
657 #define TMR1GE               T1CON_bits.TMR1GE
658 #endif /* NO_BIT_DEFINES */
659
660 // ----- TRISA bits --------------------
661 typedef union {
662   struct {
663     unsigned char TRISA0:1;
664     unsigned char TRISA1:1;
665     unsigned char TRISA2:1;
666     unsigned char TRISA3:1;
667     unsigned char TRISA4:1;
668     unsigned char TRISA5:1;
669     unsigned char :1;
670     unsigned char :1;
671   };
672 } __TRISA_bits_t;
673 extern volatile __TRISA_bits_t __at(TRISA_ADDR) TRISA_bits;
674
675 #ifndef NO_BIT_DEFINES
676 #define TRISA0               TRISA_bits.TRISA0
677 #define TRISA1               TRISA_bits.TRISA1
678 #define TRISA2               TRISA_bits.TRISA2
679 #define TRISA3               TRISA_bits.TRISA3
680 #define TRISA4               TRISA_bits.TRISA4
681 #define TRISA5               TRISA_bits.TRISA5
682 #endif /* NO_BIT_DEFINES */
683
684 // ----- TRISC bits --------------------
685 typedef union {
686   struct {
687     unsigned char TRISC0:1;
688     unsigned char TRISC1:1;
689     unsigned char TRISC2:1;
690     unsigned char TRISC3:1;
691     unsigned char TRISC4:1;
692     unsigned char TRISC5:1;
693     unsigned char TRISC6:1;
694     unsigned char TRISC7:1;
695   };
696 } __TRISC_bits_t;
697 extern volatile __TRISC_bits_t __at(TRISC_ADDR) TRISC_bits;
698
699 #ifndef NO_BIT_DEFINES
700 #define TRISC0               TRISC_bits.TRISC0
701 #define TRISC1               TRISC_bits.TRISC1
702 #define TRISC2               TRISC_bits.TRISC2
703 #define TRISC3               TRISC_bits.TRISC3
704 #define TRISC4               TRISC_bits.TRISC4
705 #define TRISC5               TRISC_bits.TRISC5
706 #define TRISC6               TRISC_bits.TRISC6
707 #define TRISC7               TRISC_bits.TRISC7
708 #endif /* NO_BIT_DEFINES */
709
710 // ----- VRCON bits --------------------
711 typedef union {
712   struct {
713     unsigned char VR0:1;
714     unsigned char VR1:1;
715     unsigned char VR2:1;
716     unsigned char VR3:1;
717     unsigned char :1;
718     unsigned char VRR:1;
719     unsigned char :1;
720     unsigned char VREN:1;
721   };
722 } __VRCON_bits_t;
723 extern volatile __VRCON_bits_t __at(VRCON_ADDR) VRCON_bits;
724
725 #ifndef NO_BIT_DEFINES
726 #define VR0                  VRCON_bits.VR0
727 #define VR1                  VRCON_bits.VR1
728 #define VR2                  VRCON_bits.VR2
729 #define VR3                  VRCON_bits.VR3
730 #define VRR                  VRCON_bits.VRR
731 #define VREN                 VRCON_bits.VREN
732 #endif /* NO_BIT_DEFINES */
733
734 #endif