ac78f4b3ab3714874c182b58a4b65b5fdf2ed0a3
[fw/sdcc] / device / include / pic / pic16f627.h
1 //
2 // Register Declarations for Microchip 16F627 Processor
3 //
4 //
5 // This header file was automatically generated by:
6 //
7 //      inc2h.pl V4585
8 //
9 //      Copyright (c) 2002, Kevin L. Pauba, All Rights Reserved
10 //
11 //      SDCC is licensed under the GNU Public license (GPL) v2.  Note that
12 //      this license covers the code to the compiler and other executables,
13 //      but explicitly does not cover any code or objects generated by sdcc.
14 //      We have not yet decided on a license for the run time libraries, but
15 //      it will not put any requirements on code linked against it. See:
16 // 
17 //      http://www.gnu.org/copyleft/gpl/html
18 //
19 //      See http://sdcc.sourceforge.net/ for the latest information on sdcc.
20 //
21 // 
22 #ifndef P16F627_H
23 #define P16F627_H
24
25 //
26 // Register addresses.
27 //
28 #define INDF_ADDR       0x0000
29 #define TMR0_ADDR       0x0001
30 #define PCL_ADDR        0x0002
31 #define STATUS_ADDR     0x0003
32 #define FSR_ADDR        0x0004
33 #define PORTA_ADDR      0x0005
34 #define PORTB_ADDR      0x0006
35 #define PCLATH_ADDR     0x000A
36 #define INTCON_ADDR     0x000B
37 #define PIR1_ADDR       0x000C
38 #define TMR1L_ADDR      0x000E
39 #define TMR1H_ADDR      0x000F
40 #define T1CON_ADDR      0x0010
41 #define TMR2_ADDR       0x0011
42 #define T2CON_ADDR      0x0012
43 #define CCPR1L_ADDR     0x0015
44 #define CCPR1H_ADDR     0x0016
45 #define CCP1CON_ADDR    0x0017
46 #define RCSTA_ADDR      0x0018
47 #define TXREG_ADDR      0x0019
48 #define RCREG_ADDR      0x001A
49 #define CMCON_ADDR      0x001F
50 #define OPTION_REG_ADDR 0x0081
51 #define TRISA_ADDR      0x0085
52 #define TRISB_ADDR      0x0086
53 #define PIE1_ADDR       0x008C
54 #define PCON_ADDR       0x008E
55 #define PR2_ADDR        0x0092
56 #define TXSTA_ADDR      0x0098
57 #define SPBRG_ADDR      0x0099
58 #define EEDATA_ADDR     0x009A
59 #define EEADR_ADDR      0x009B
60 #define EECON1_ADDR     0x009C
61 #define EECON2_ADDR     0x009D
62 #define VRCON_ADDR      0x009F
63
64 //
65 // Memory organization.
66 //
67
68
69
70 //         LIST
71 // P16F627.INC  Standard Header File, Version 1.01    Microchip Technology, Inc.
72 //         NOLIST
73
74 // This header file defines configurations, registers, and other useful bits of
75 // information for the PIC16F627 microcontroller.  These names are taken to match
76 // the data sheets as closely as possible.
77
78 // Note that the processor must be selected before this file is
79 // included.  The processor may be selected the following ways:
80
81 //       1. Command line switch:
82 //               C:\ MPASM MYFILE.ASM /PIC16F627
83 //       2. LIST directive in the source file
84 //               LIST   P=PIC16F627
85 //       3. Processor Type entry in the MPASM full-screen interface
86
87 //==========================================================================
88 //
89 //       Revision History
90 //
91 //==========================================================================
92
93 //Rev:   Date:    Reason:
94 //1.01   13 Sept 2001   Added _DATA_CP_ON and _DATA_CP_OFF
95 //1.00   10 Feb 1999 Initial Release
96
97 //==========================================================================
98 //
99 //       Verify Processor
100 //
101 //==========================================================================
102
103 //        IFNDEF __16F627
104 //            MESSG "Processor-header file mismatch.  Verify selected processor."
105 //         ENDIF
106
107 //==========================================================================
108 //
109 //       Register Definitions
110 //
111 //==========================================================================
112
113 #define W                    0x0000
114 #define F                    0x0001
115
116 //----- Register Files------------------------------------------------------
117
118 extern __sfr  __at (INDF_ADDR)                    INDF;
119 extern __sfr  __at (TMR0_ADDR)                    TMR0;
120 extern __sfr  __at (PCL_ADDR)                     PCL;
121 extern __sfr  __at (STATUS_ADDR)                  STATUS;
122 extern __sfr  __at (FSR_ADDR)                     FSR;
123 extern __sfr  __at (PORTA_ADDR)                   PORTA;
124 extern __sfr  __at (PORTB_ADDR)                   PORTB;
125 extern __sfr  __at (PCLATH_ADDR)                  PCLATH;
126 extern __sfr  __at (INTCON_ADDR)                  INTCON;
127 extern __sfr  __at (PIR1_ADDR)                    PIR1;
128 extern __sfr  __at (TMR1L_ADDR)                   TMR1L;
129 extern __sfr  __at (TMR1H_ADDR)                   TMR1H;
130 extern __sfr  __at (T1CON_ADDR)                   T1CON;
131 extern __sfr  __at (TMR2_ADDR)                    TMR2;
132 extern __sfr  __at (T2CON_ADDR)                   T2CON;
133 extern __sfr  __at (CCPR1L_ADDR)                  CCPR1L;
134 extern __sfr  __at (CCPR1H_ADDR)                  CCPR1H;
135 extern __sfr  __at (CCP1CON_ADDR)                 CCP1CON;
136 extern __sfr  __at (RCSTA_ADDR)                   RCSTA;
137 extern __sfr  __at (TXREG_ADDR)                   TXREG;
138 extern __sfr  __at (RCREG_ADDR)                   RCREG;
139 extern __sfr  __at (CMCON_ADDR)                   CMCON;
140
141 extern __sfr  __at (OPTION_REG_ADDR)              OPTION_REG;
142 extern __sfr  __at (TRISA_ADDR)                   TRISA;
143 extern __sfr  __at (TRISB_ADDR)                   TRISB;
144 extern __sfr  __at (PIE1_ADDR)                    PIE1;
145 extern __sfr  __at (PCON_ADDR)                    PCON;
146 extern __sfr  __at (PR2_ADDR)                     PR2;
147 extern __sfr  __at (TXSTA_ADDR)                   TXSTA;
148 extern __sfr  __at (SPBRG_ADDR)                   SPBRG;
149 extern __sfr  __at (EEDATA_ADDR)                  EEDATA;
150 extern __sfr  __at (EEADR_ADDR)                   EEADR;
151 extern __sfr  __at (EECON1_ADDR)                  EECON1;
152 extern __sfr  __at (EECON2_ADDR)                  EECON2;
153 extern __sfr  __at (VRCON_ADDR)                   VRCON;
154
155 //----- STATUS Bits --------------------------------------------------------
156
157
158 //----- INTCON Bits --------------------------------------------------------
159
160
161 //----- PIR1 Bits ----------------------------------------------------------
162
163
164 //----- T1CON Bits ---------------------------------------------------------
165
166 //----- T2CON Bits ---------------------------------------------------------
167
168 //----- CCP1CON Bits ---------------------------------------------------------
169
170 //----- RCSTA Bits ---------------------------------------------------------
171
172 //----- CMCON Bits ---------------------------------------------------------
173
174
175 //----- OPTION Bits --------------------------------------------------------
176
177
178 //----- PIE1 Bits ----------------------------------------------------------
179
180
181 //----- PCON Bits ----------------------------------------------------------
182
183
184 //----- TXSTA Bits ----------------------------------------------------------
185
186 //----- EECON1 Bits ---------------------------------------------------------
187
188 //----- VRCON Bits ---------------------------------------------------------
189
190
191 //==========================================================================
192 //
193 //       RAM Definition
194 //
195 //==========================================================================
196
197 //     __MAXRAM H'01FF'
198 //     __BADRAM H'07'-H'09', H'0D', H'13'-H'14', H'1B'-H'1E'
199 //     __BADRAM H'87'-H'89', H'8D', H'8F'-H'91', H'93'-H'97', H'9E'
200 //     __BADRAM H'105', H'107'-H'109', H'10C'-H'11F', H'150'-H'16F'
201 //     __BADRAM H'185', H'187'-H'189', H'18C'-H'1EF'
202
203 //==========================================================================
204 //
205 //       Configuration Bits
206 //
207 //==========================================================================
208
209 #define _BODEN_ON            0x3FFF
210 #define _BODEN_OFF           0x3FBF
211 #define _CP_ALL              0x03FF
212 #define _CP_75               0x17FF
213 #define _CP_50               0x2BFF
214 #define _CP_OFF              0x3FFF
215 #define _DATA_CP_ON          0x3EFF
216 #define _DATA_CP_OFF         0x3FFF
217 #define _PWRTE_OFF           0x3FFF
218 #define _PWRTE_ON            0x3FF7
219 #define _WDT_ON              0x3FFF
220 #define _WDT_OFF             0x3FFB
221 #define _LVP_ON              0x3FFF
222 #define _LVP_OFF             0x3F7F
223 #define _MCLRE_ON            0x3FFF
224 #define _MCLRE_OFF           0x3FDF
225 #define _ER_OSC_CLKOUT       0x3FFF
226 #define _ER_OSC_NOCLKOUT     0x3FFE
227 #define _INTRC_OSC_CLKOUT    0x3FFD
228 #define _INTRC_OSC_NOCLKOUT  0x3FFC
229 #define _EXTCLK_OSC          0x3FEF
230 #define _LP_OSC              0x3FEC
231 #define _XT_OSC              0x3FED
232 #define _HS_OSC              0x3FEE
233
234 //         LIST
235
236 // ----- CCP1CON bits --------------------
237 typedef union {
238   struct {
239     unsigned char CCP1M0:1;
240     unsigned char CCP1M1:1;
241     unsigned char CCP1M2:1;
242     unsigned char CCP1M3:1;
243     unsigned char CCP1Y:1;
244     unsigned char CCP1X:1;
245     unsigned char :1;
246     unsigned char :1;
247   };
248 } __CCP1CON_bits_t;
249 extern volatile __CCP1CON_bits_t __at(CCP1CON_ADDR) CCP1CON_bits;
250
251 #define CCP1M0               CCP1CON_bits.CCP1M0
252 #define CCP1M1               CCP1CON_bits.CCP1M1
253 #define CCP1M2               CCP1CON_bits.CCP1M2
254 #define CCP1M3               CCP1CON_bits.CCP1M3
255 #define CCP1Y                CCP1CON_bits.CCP1Y
256 #define CCP1X                CCP1CON_bits.CCP1X
257
258 // ----- CMCON bits --------------------
259 typedef union {
260   struct {
261     unsigned char CM0:1;
262     unsigned char CM1:1;
263     unsigned char CM2:1;
264     unsigned char CIS:1;
265     unsigned char C1INV:1;
266     unsigned char C2INV:1;
267     unsigned char C1OUT:1;
268     unsigned char C2OUT:1;
269   };
270 } __CMCON_bits_t;
271 extern volatile __CMCON_bits_t __at(CMCON_ADDR) CMCON_bits;
272
273 #define CM0                  CMCON_bits.CM0
274 #define CM1                  CMCON_bits.CM1
275 #define CM2                  CMCON_bits.CM2
276 #define CIS                  CMCON_bits.CIS
277 #define C1INV                CMCON_bits.C1INV
278 #define C2INV                CMCON_bits.C2INV
279 #define C1OUT                CMCON_bits.C1OUT
280 #define C2OUT                CMCON_bits.C2OUT
281
282 // ----- EECON1 bits --------------------
283 typedef union {
284   struct {
285     unsigned char RD:1;
286     unsigned char WR:1;
287     unsigned char WREN:1;
288     unsigned char WRERR:1;
289     unsigned char :1;
290     unsigned char :1;
291     unsigned char :1;
292     unsigned char :1;
293   };
294 } __EECON1_bits_t;
295 extern volatile __EECON1_bits_t __at(EECON1_ADDR) EECON1_bits;
296
297 #define RD                   EECON1_bits.RD
298 #define WR                   EECON1_bits.WR
299 #define WREN                 EECON1_bits.WREN
300 #define WRERR                EECON1_bits.WRERR
301
302 // ----- INTCON bits --------------------
303 typedef union {
304   struct {
305     unsigned char RBIF:1;
306     unsigned char INTF:1;
307     unsigned char T0IF:1;
308     unsigned char RBIE:1;
309     unsigned char INTE:1;
310     unsigned char T0IE:1;
311     unsigned char PEIE:1;
312     unsigned char GIE:1;
313   };
314 } __INTCON_bits_t;
315 extern volatile __INTCON_bits_t __at(INTCON_ADDR) INTCON_bits;
316
317 #define RBIF                 INTCON_bits.RBIF
318 #define INTF                 INTCON_bits.INTF
319 #define T0IF                 INTCON_bits.T0IF
320 #define RBIE                 INTCON_bits.RBIE
321 #define INTE                 INTCON_bits.INTE
322 #define T0IE                 INTCON_bits.T0IE
323 #define PEIE                 INTCON_bits.PEIE
324 #define GIE                  INTCON_bits.GIE
325
326 // ----- OPTION_REG bits --------------------
327 typedef union {
328   struct {
329     unsigned char PS0:1;
330     unsigned char PS1:1;
331     unsigned char PS2:1;
332     unsigned char PSA:1;
333     unsigned char T0SE:1;
334     unsigned char T0CS:1;
335     unsigned char INTEDG:1;
336     unsigned char NOT_RBPU:1;
337   };
338 } __OPTION_REG_bits_t;
339 extern volatile __OPTION_REG_bits_t __at(OPTION_REG_ADDR) OPTION_REG_bits;
340
341 #define PS0                  OPTION_REG_bits.PS0
342 #define PS1                  OPTION_REG_bits.PS1
343 #define PS2                  OPTION_REG_bits.PS2
344 #define PSA                  OPTION_REG_bits.PSA
345 #define T0SE                 OPTION_REG_bits.T0SE
346 #define T0CS                 OPTION_REG_bits.T0CS
347 #define INTEDG               OPTION_REG_bits.INTEDG
348 #define NOT_RBPU             OPTION_REG_bits.NOT_RBPU
349
350 // ----- PCON bits --------------------
351 typedef union {
352   struct {
353     unsigned char NOT_BO:1;
354     unsigned char NOT_POR:1;
355     unsigned char :1;
356     unsigned char OSCF:1;
357     unsigned char :1;
358     unsigned char :1;
359     unsigned char :1;
360     unsigned char :1;
361   };
362   struct {
363     unsigned char NOT_BOR:1;
364     unsigned char :1;
365     unsigned char :1;
366     unsigned char :1;
367     unsigned char :1;
368     unsigned char :1;
369     unsigned char :1;
370     unsigned char :1;
371   };
372   struct {
373     unsigned char NOT_BOD:1;
374     unsigned char :1;
375     unsigned char :1;
376     unsigned char :1;
377     unsigned char :1;
378     unsigned char :1;
379     unsigned char :1;
380     unsigned char :1;
381   };
382 } __PCON_bits_t;
383 extern volatile __PCON_bits_t __at(PCON_ADDR) PCON_bits;
384
385 #define NOT_BO               PCON_bits.NOT_BO
386 #define NOT_BOR              PCON_bits.NOT_BOR
387 #define NOT_BOD              PCON_bits.NOT_BOD
388 #define NOT_POR              PCON_bits.NOT_POR
389 #define OSCF                 PCON_bits.OSCF
390
391 // ----- PIE1 bits --------------------
392 typedef union {
393   struct {
394     unsigned char TMR1IE:1;
395     unsigned char TMR2IE:1;
396     unsigned char CCP1IE:1;
397     unsigned char :1;
398     unsigned char TXIE:1;
399     unsigned char RCIE:1;
400     unsigned char CMIE:1;
401     unsigned char EEIE:1;
402   };
403 } __PIE1_bits_t;
404 extern volatile __PIE1_bits_t __at(PIE1_ADDR) PIE1_bits;
405
406 #define TMR1IE               PIE1_bits.TMR1IE
407 #define TMR2IE               PIE1_bits.TMR2IE
408 #define CCP1IE               PIE1_bits.CCP1IE
409 #define TXIE                 PIE1_bits.TXIE
410 #define RCIE                 PIE1_bits.RCIE
411 #define CMIE                 PIE1_bits.CMIE
412 #define EEIE                 PIE1_bits.EEIE
413
414 // ----- PIR1 bits --------------------
415 typedef union {
416   struct {
417     unsigned char TMR1IF:1;
418     unsigned char TMR2IF:1;
419     unsigned char CCP1IF:1;
420     unsigned char :1;
421     unsigned char TXIF:1;
422     unsigned char RCIF:1;
423     unsigned char CMIF:1;
424     unsigned char EEIF:1;
425   };
426 } __PIR1_bits_t;
427 extern volatile __PIR1_bits_t __at(PIR1_ADDR) PIR1_bits;
428
429 #define TMR1IF               PIR1_bits.TMR1IF
430 #define TMR2IF               PIR1_bits.TMR2IF
431 #define CCP1IF               PIR1_bits.CCP1IF
432 #define TXIF                 PIR1_bits.TXIF
433 #define RCIF                 PIR1_bits.RCIF
434 #define CMIF                 PIR1_bits.CMIF
435 #define EEIF                 PIR1_bits.EEIF
436
437 // ----- PORTA bits --------------------
438 typedef union {
439   struct {
440     unsigned char RA0:1;
441     unsigned char RA1:1;
442     unsigned char RA2:1;
443     unsigned char RA3:1;
444     unsigned char RA4:1;
445     unsigned char RA5:1;
446     unsigned char :1;
447     unsigned char :1;
448   };
449 } __PORTA_bits_t;
450 extern volatile __PORTA_bits_t __at(PORTA_ADDR) PORTA_bits;
451
452 #define RA0                  PORTA_bits.RA0
453 #define RA1                  PORTA_bits.RA1
454 #define RA2                  PORTA_bits.RA2
455 #define RA3                  PORTA_bits.RA3
456 #define RA4                  PORTA_bits.RA4
457 #define RA5                  PORTA_bits.RA5
458
459 // ----- PORTB bits --------------------
460 typedef union {
461   struct {
462     unsigned char RB0:1;
463     unsigned char RB1:1;
464     unsigned char RB2:1;
465     unsigned char RB3:1;
466     unsigned char RB4:1;
467     unsigned char RB5:1;
468     unsigned char RB6:1;
469     unsigned char RB7:1;
470   };
471 } __PORTB_bits_t;
472 extern volatile __PORTB_bits_t __at(PORTB_ADDR) PORTB_bits;
473
474 #define RB0                  PORTB_bits.RB0
475 #define RB1                  PORTB_bits.RB1
476 #define RB2                  PORTB_bits.RB2
477 #define RB3                  PORTB_bits.RB3
478 #define RB4                  PORTB_bits.RB4
479 #define RB5                  PORTB_bits.RB5
480 #define RB6                  PORTB_bits.RB6
481 #define RB7                  PORTB_bits.RB7
482
483 // ----- RCSTA bits --------------------
484 typedef union {
485   struct {
486     unsigned char RX9D:1;
487     unsigned char OERR:1;
488     unsigned char FERR:1;
489     unsigned char ADEN:1;
490     unsigned char CREN:1;
491     unsigned char SREN:1;
492     unsigned char RX9:1;
493     unsigned char SPEN:1;
494   };
495 } __RCSTA_bits_t;
496 extern volatile __RCSTA_bits_t __at(RCSTA_ADDR) RCSTA_bits;
497
498 #define RX9D                 RCSTA_bits.RX9D
499 #define OERR                 RCSTA_bits.OERR
500 #define FERR                 RCSTA_bits.FERR
501 #define ADEN                 RCSTA_bits.ADEN
502 #define CREN                 RCSTA_bits.CREN
503 #define SREN                 RCSTA_bits.SREN
504 #define RX9                  RCSTA_bits.RX9
505 #define SPEN                 RCSTA_bits.SPEN
506
507 // ----- STATUS bits --------------------
508 typedef union {
509   struct {
510     unsigned char C:1;
511     unsigned char DC:1;
512     unsigned char Z:1;
513     unsigned char NOT_PD:1;
514     unsigned char NOT_TO:1;
515     unsigned char RP0:1;
516     unsigned char RP1:1;
517     unsigned char IRP:1;
518   };
519 } __STATUS_bits_t;
520 extern volatile __STATUS_bits_t __at(STATUS_ADDR) STATUS_bits;
521
522 #define C                    STATUS_bits.C
523 #define DC                   STATUS_bits.DC
524 #define Z                    STATUS_bits.Z
525 #define NOT_PD               STATUS_bits.NOT_PD
526 #define NOT_TO               STATUS_bits.NOT_TO
527 #define RP0                  STATUS_bits.RP0
528 #define RP1                  STATUS_bits.RP1
529 #define IRP                  STATUS_bits.IRP
530
531 // ----- T1CON bits --------------------
532 typedef union {
533   struct {
534     unsigned char TMR1ON:1;
535     unsigned char TMR1CS:1;
536     unsigned char NOT_T1SYNC:1;
537     unsigned char T1OSCEN:1;
538     unsigned char T1CKPS0:1;
539     unsigned char T1CKPS1:1;
540     unsigned char :1;
541     unsigned char :1;
542   };
543 } __T1CON_bits_t;
544 extern volatile __T1CON_bits_t __at(T1CON_ADDR) T1CON_bits;
545
546 #define TMR1ON               T1CON_bits.TMR1ON
547 #define TMR1CS               T1CON_bits.TMR1CS
548 #define NOT_T1SYNC           T1CON_bits.NOT_T1SYNC
549 #define T1OSCEN              T1CON_bits.T1OSCEN
550 #define T1CKPS0              T1CON_bits.T1CKPS0
551 #define T1CKPS1              T1CON_bits.T1CKPS1
552
553 // ----- T2CON bits --------------------
554 typedef union {
555   struct {
556     unsigned char T2CKPS0:1;
557     unsigned char T2CKPS1:1;
558     unsigned char TMR2ON:1;
559     unsigned char TOUTPS0:1;
560     unsigned char TOUTPS1:1;
561     unsigned char TOUTPS2:1;
562     unsigned char TOUTPS3:1;
563     unsigned char :1;
564   };
565 } __T2CON_bits_t;
566 extern volatile __T2CON_bits_t __at(T2CON_ADDR) T2CON_bits;
567
568 #define T2CKPS0              T2CON_bits.T2CKPS0
569 #define T2CKPS1              T2CON_bits.T2CKPS1
570 #define TMR2ON               T2CON_bits.TMR2ON
571 #define TOUTPS0              T2CON_bits.TOUTPS0
572 #define TOUTPS1              T2CON_bits.TOUTPS1
573 #define TOUTPS2              T2CON_bits.TOUTPS2
574 #define TOUTPS3              T2CON_bits.TOUTPS3
575
576 // ----- TRISA bits --------------------
577 typedef union {
578   struct {
579     unsigned char TRISA0:1;
580     unsigned char TRISA1:1;
581     unsigned char TRISA2:1;
582     unsigned char TRISA3:1;
583     unsigned char TRISA4:1;
584     unsigned char TRISA5:1;
585     unsigned char :1;
586     unsigned char :1;
587   };
588 } __TRISA_bits_t;
589 extern volatile __TRISA_bits_t __at(TRISA_ADDR) TRISA_bits;
590
591 #define TRISA0               TRISA_bits.TRISA0
592 #define TRISA1               TRISA_bits.TRISA1
593 #define TRISA2               TRISA_bits.TRISA2
594 #define TRISA3               TRISA_bits.TRISA3
595 #define TRISA4               TRISA_bits.TRISA4
596 #define TRISA5               TRISA_bits.TRISA5
597
598 // ----- TRISB bits --------------------
599 typedef union {
600   struct {
601     unsigned char TRISB0:1;
602     unsigned char TRISB1:1;
603     unsigned char TRISB2:1;
604     unsigned char TRISB3:1;
605     unsigned char TRISB4:1;
606     unsigned char TRISB5:1;
607     unsigned char TRISB6:1;
608     unsigned char TRISB7:1;
609   };
610 } __TRISB_bits_t;
611 extern volatile __TRISB_bits_t __at(TRISB_ADDR) TRISB_bits;
612
613 #define TRISB0               TRISB_bits.TRISB0
614 #define TRISB1               TRISB_bits.TRISB1
615 #define TRISB2               TRISB_bits.TRISB2
616 #define TRISB3               TRISB_bits.TRISB3
617 #define TRISB4               TRISB_bits.TRISB4
618 #define TRISB5               TRISB_bits.TRISB5
619 #define TRISB6               TRISB_bits.TRISB6
620 #define TRISB7               TRISB_bits.TRISB7
621
622 // ----- TXSTA bits --------------------
623 typedef union {
624   struct {
625     unsigned char TX9D:1;
626     unsigned char TRMT:1;
627     unsigned char BRGH:1;
628     unsigned char :1;
629     unsigned char SYNC:1;
630     unsigned char TXEN:1;
631     unsigned char TX9:1;
632     unsigned char CSRC:1;
633   };
634 } __TXSTA_bits_t;
635 extern volatile __TXSTA_bits_t __at(TXSTA_ADDR) TXSTA_bits;
636
637 #define TX9D                 TXSTA_bits.TX9D
638 #define TRMT                 TXSTA_bits.TRMT
639 #define BRGH                 TXSTA_bits.BRGH
640 #define SYNC                 TXSTA_bits.SYNC
641 #define TXEN                 TXSTA_bits.TXEN
642 #define TX9                  TXSTA_bits.TX9
643 #define CSRC                 TXSTA_bits.CSRC
644
645 // ----- VRCON bits --------------------
646 typedef union {
647   struct {
648     unsigned char VR0:1;
649     unsigned char VR1:1;
650     unsigned char VR2:1;
651     unsigned char VR3:1;
652     unsigned char :1;
653     unsigned char VRR:1;
654     unsigned char VROE:1;
655     unsigned char VREN:1;
656   };
657 } __VRCON_bits_t;
658 extern volatile __VRCON_bits_t __at(VRCON_ADDR) VRCON_bits;
659
660 #define VR0                  VRCON_bits.VR0
661 #define VR1                  VRCON_bits.VR1
662 #define VR2                  VRCON_bits.VR2
663 #define VR3                  VRCON_bits.VR3
664 #define VRR                  VRCON_bits.VRR
665 #define VROE                 VRCON_bits.VROE
666 #define VREN                 VRCON_bits.VREN
667
668 #endif